
강의제목 | FPGA를 이용한 디지털 신호처리용 SoC 설계 | ||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
구분 | 본센터 / 설계강좌 / 중급 / 이론+실습 | ||||||||||||||
강의시간 | 6.4시간 | 열람기간 | 10일 | ||||||||||||
이용료(일반) | 19,200원 | 이용료(학생) | 12,800원 | ||||||||||||
♣ 오프라인 수업의 이론 수업만 VoD 서비스를 제공합니다.♣
[강좌 개요] FFT (Fast Fourier Transform), CORDIC (Coordinate Rotation Digital Computer), 디지털 필터 등 통신 및 영상 처리 분야에서 널리 활용되는 디지털 신호처리 알고리즘들을 위한 SoC 설계 방법을 배우고 성능과 복잡도 간 타협 (Trade-off)를 이해한다. 설계 실습에선 ARM (Cortex A9), AMBA 버스 및 FPGA로 이루어진 Xilinx사의 ZYNQ를 이용해 SW-HW Partitioning, On-Chip Communication (AMBA), 하드웨어 상위 설계 및 RTL 설계 등을 진행한다.
[사전지식] 필수: 프로그래밍 (C/C++), 논리회로 (Verilog HDL) ※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다
담당자 연락처
|
|||||||||||||||
강의자료 |
IDEC_강의_계획서_박성정_201702.pdf FPGA를_이용한_디지털신호처리용_SoC설계 rev1.pdf |
로그인 후 시청가능합니다.