Logo

회원가입로그인 ENGLISH naver youtube  
search 

강의제목 Verilog HDL 이론 및 응용
구분 광운대 / 설계강좌 / 초급 / 이론
강의시간 5h 56m 열람기간 7일
이용료(일반) 15,000원 이용료(학생) 10,000원

[강의일시]


2018년 7월 16일(월) ~ 7월 19일(목), 총 4일


 


[강의장소]


광운대학교 문화관(연구관) B210호


 


[강의목표]


- Verilog HDL의 기초적인 문장과 이를 응용하여 디지털 회로를 설계하는 기법을 강의와 실습을 통하여 학습함
- FIR 필터의 원리와 구조를 이해하고 Verlog HDL을 이용하여 필터를 설계하고 동작을 확인함
- Verilog HDL을 사용하여 FFT(Fast Fourier Transform)를 수행하는 하드웨어를 설계하는 방법을 강의와 실습을 통하여 학습함


 


[강의개요]


- 시스템 IC 설계 분야에서 가장 널리 사용하는 하드웨어기술언어 Verilog HDL에 대한 기초와 이를 응용하여 회로를 설계하는 기법을 강의한다. Verilog HDL의 기초적인 문장에 대한 강의를 하고, synthesis를 고려한 코딩 기법에 대하여 강의한다. 기초 실습으로서 여러 가지 하드웨어 구성 요소에 대한 설계를 simulation 및 synthesis 실습을 통하여 진행한다.


- 디지털 시스템의 핵심 제어기 역할을 하는 Finite state machine(FSM)의 설계 및 활용 방법을 이해한다. 또한 디지털 신호처리에 널리 이용되는 FIR 필터의 동작 원리와 활용방법을 이해하고 FSM을 이용하여 FIR 필터를 설계한다. 설계한 FIR 필터는 Verilog HDL을 이용하여 구현하고 simulation을 통해 동작을 확인한다.


- Fourier transform은 디지털 신호 처리 분야에서 가장 널리 쓰이는 계산 중 하나로, 어떤 신호를 time domain(또는 spatial domain 등)으로부터 frequency domain으로, 혹은 그 반대로 변환시켜주는 역할을 한다. 이 계산을 가속화한 알고리즘을 FFT(Fast Fourier Transform)라고 한다. Fourier transform의 기본 개념 및 FFT 알고리즘에 대하여 학습하고, FFT를 수행하는 하드웨어를 Verilog HDL을 이용하여 설계하는 과정을 실습한다. 


 


강좌상세
















일자 2018-07-16 시간 10:00 ~ 17:00 강사 조경순 교수 한국외국어대학교
내용 10:00 - 12:00 : Verilog HDL의 기초적인 문장
12:00 - 13:00 : 점심시간
13:00 - 17:00 : Synthesis를 고려한 코딩 기법
















일자 2018-07-18 시간 10:30 ~ 17:00 강사 이찬호 교수 숭실대학교
내용 10:00 - 12:00 : FSM과 FIR 필터 설계
12:00 - 13:00 : 점심시간
13:00 - 17:00 : FIR 필터 설계 및 simulation 실습

 

※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다

강의시간 강사(이름/직급/소속) 내용
1h 57m 이찬호/교수/숭실대학교 Finite state machine (FSM) 설계
3h 25m 조경순/교수/한국외국어대학교 Verilog HDL 기초
담당자 연락처
강의자료

     로그인 후 시청가능합니다.