현재 대부분의 SoC에는 CPU가 내장되어 있다. 따라서 CPU를 설계하고 응용하는 것이 SoC 설계에서 가장 중요한 일이다.
본 강좌에서는 4-bit CPU core와 calculator 동작에 필요한 IP를 FPGA 설계 툴을 이용하여 Schematic과 Verilog-HDL로 병행하여 설계한다.
설계된 HW가 +, -, X, ÷, 계산을 하는 2 digits calculator로 동작하는 microprogram을 코딩하여 최종적으로 HW와 SW를 Xlinx FPGA에
다운로드하여 동작시켜본다.
사전지식
논리회로
참고사항
1일차 오후 48:11 ~ 1:37:20 오디오 X
1일차 오후 1:40:33 ~ 2:46:00 오디오 X
2일차 강의는 PC문제로 녹화되지 않아 예전강의 영상으로 대체합니다.
※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다
강의시간
강사(이름/직급/소속)
내용
보기
조회수
2시간1분
윤병우/교수/경성대학교
1일차 오전강의
○ 강의개요 및 목적 소개
○ 프로세서 구조 및 특징, Calculator 사양, 전체 설계 과정
5
3시간29분
윤병우/교수/경성대학교
1일차 오후강의
○ Tool 사용 방법(Schematic editor, Simulation)
○ 범용&특수 목적 레지스터, Encoder, Program Counter의 설계 및 검증
0
38분
윤병우/교수/경성대학교
2일차 오전강의
○ ALU, ACC, Control Block, Hexa to Decimal 기능 블록의 설계 및 검증
0
1시간2분
윤병우/교수/경성대학교
2일차 오후강의
○ ALU, ACC, Control Block, Hexa to Decimal 기능 블록의 설계 및 검증