
강의제목 | SDRAM 제어를 통해 배우는 FPGA 임베디드 시스템 설계 기초 | ||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|
구분 | 한양대 / 설계강좌 / 초급 / 이론 | ||||||||||||
강의시간 | 2시간 | 열람기간 | 3일 | ||||||||||
이용료(일반) | 무료 | 이용료(학생) | 무료 | ||||||||||
강의개요메모리, 특히 DRAM은 임베디드 시스템을 구성할 때에 반드시 들어가는 핵심 부품이다. 프로세서(CPU)에 통합되어 캐시(Cache) 메모리로 쓰이는 SRAM과는 달리, DRAM은 보통 CPU 또는 FPGA 칩 외부에 별도 부품으로 존재한다. 따라서 CPU는 DRAM을 직접 제어하지 않고 메모리 컨트롤러(MC) 모듈을 통해 간접적으로 제어한다. 사전지식디지털 논리 설계, ※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다
담당자 연락처
|
|||||||||||||
강의자료 |
IDEC_Course_강의자료_박근용.pdf |
보기의 아이콘을 클릭하면 바로 시청 가능합니다.