| 강의제목 |
(2025) Cell-Based Chip Design Flow_Day1
|
| 구분 |
본센터 /
설계강좌 / 초급 / 이론+실습 |
| 강의시간 |
5시간 |
열람기간 |
7일 |
| 이용료(일반) |
무료 |
이용료(학생) |
무료 |
강의개요
디지털 칩 설계 전체 과정을 모두 다루며, RTL to GDS 까지의 전과정을 초심자의 눈높이에 맞추어 이론과 실습을 진행합니다.
사전지식
디지털 논리회로, Verilog Language
참고사항
[강의 내용]
-IDEC MPW DIGITAL FLOW 소개
-실습 디자인 OVERVIEW
-Function Simulation : VCS, Verdi
-Synthesis 기본 소개 및 주의 사항(Design Compiler)
[LAB 자료]
-파일 용량이 큰 관계로 아래 경로를 통해 직접 다운로드 하시기 바랍니다.
-https://doc.idec.or.kr/smkcow/SoC_FE.tar.gz
※ 이 영상은 저작권법에 의해 보호됩니다. 본 강의 영상의 무단 복제 및 배포를 금지합니다
| 강의시간 |
강사(이름/직급/소속) |
내용 |
보기 | 조회수 |
| 48:40 |
김연태,선혜승/연구원/IDEC |
실습디자인OVERVIEW |
 | 92 |
| 1:14:45 |
김연태,선혜승/연구원/IDEC |
IDEC_MPW_DIGITAL_FLOW소개 |
 | 50 |
| 26:35 |
김연태,선혜승/연구원/IDEC |
FUNCTION_Simulation1 |
 | 49 |
| 32:34 |
김연태,선혜승/연구원/IDEC |
FUNCTION_Simulation2 |
 | 48 |
| 45:56 |
김연태,선혜승/연구원/IDEC |
Synthesis_Introduction_1 |
 | 52 |
| 54:10 |
김연태,선혜승/연구원/IDEC |
Synthesis_Introduction_2 |
 | 45 |
담당자 연락처
- 담당자 : 전우숙
- 연락처 : 042-350-4425
- 이메일 : mayj@kaist.ac.kr
|
| 강의자료 |
|
보기의 아이콘을 클릭하면 바로 시청 가능합니다.