Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
21 (2024) Cell-Based Chip Design Front-End 교육 선혜승 교수(한국폴리텍대) 2024.05.09
20 뉴로모픽 하드웨어 연구를 위한 딥러닝 기술 기초 및 응용 강석주 부교수 서강대학교 2020.03.18
19 아날로그 집적회로 설계 박영철/교수/한국외국어대학교 2018.10.30
18 Verilog HDL 이론 및 응용 이찬호/교수/숭실대학교 2018.10.30
17 자율주행차량을 위한 V2X통신 및 주행환경 인지시스템 한동석 교수 경북대학교 2017.02.08
16 VHDL을 이용한 16비트 마이크로프로세서 설계 한만수/교수/목포대 2016.12.16
15 Xilinx ISE 기반의 FPGA 동작 실습 김민석 팀장 리버트론 2016.12.16
14 아날로그 회로의 직관적 해석 심재윤 교수 포항공과대학교 2016.12.16
13 Mobile transceiver RFIC 설계 문현원 교수 대구대학교 2016.12.16
12 VLSI 테스팅 이현빈 교수 한밭대 2016.12.13
11 Verilog HDL 언어 초급 및 설계 가이드라인 송재훈 대표이사 INNOTIO 2016.12.13
10 (2016)무선전력 전송용 송수신 시스템 및 회로 설계 이강윤 교수(성균관대학교) 2016.10.31
9 (2016)RF 시스템 개요 유형준 교수(KAIST) 2016.08.09
8 (2016)CPU-GPU Heterogeneous Computing 장병현 교수(The University of Mississippi) 2016.06.16
7 (2016)[IDEC 연구원 강의]Full-Custom 설계 Flow 교육 조인신 연구원(IDEC) 2016.05.30
6 XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) 2016.05.25
5 (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 선혜승 연구원(IDEC) 2016.04.06
4 (2014) 아날로그 집적회로 설계 및 실습 이강윤 교수(성균관대) 2015.11.23
3 디지털 신호처리를 위한 고성능 SoC설계 박성정 교수 건국대학교 2015.11.10
2 Verilog 언어를 활용한 FPGA 실습 서기범/교수/우송대학교 2015.10.29
1 (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 선혜승 연구원(IDEC) 2015.10.02
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
4008 시놉시스 라이센스 문의 - The desired vendor daemon is down.

16:44:00]# dc_shellFatal: Design Compiler is not enabled. (DCSH-1) 2. icc_shell 입..

조성환 23.02.13 52
4007 [답변] 시놉시스 라이센스 문의 - The desired vendor daemon is down.

16:44:00]# dc_shellFatal: Design Compiler is not enabled. (DCSH-1) 2. icc_shell 입..

선혜승 23.02.13 28
4006 [답변] 시놉시스 라이센스 문의 - The desired vendor daemon is down.

16:44:00]# dc_shellFatal: Design Compiler is not enabled. (DCSH-1) 2. icc_shell 입..

조성환 23.02.13 76
4005 [답변] RTO, SNS관련하여 문의드립니다.

160개 IO 셀 중에서 1개만 PDVDDTIE 셀을 사용했습니다     만약 SNS, ..

선혜승 23.02.13 31
4004 [답변] RTO, SNS관련하여 문의드립니다.

160개 IO 셀 중에서 1개만 PDVDDTIE 셀을 사용했습니다     만약 SNS, ..

정주은 23.02.14 13
4003 [답변] RTO, SNS관련하여 문의드립니다.

160개 IO 셀 중에서 1개만 PDVDDTIE 셀을 사용했습니다     만약 SNS, ..

선혜승 23.02.14 70
4002 cadence license issue 관련 문의

169  안녕하세요 강원대학교 황인철 교수님 연구실 윤지섭 입니다. 다름이 아니..

윤지섭 23.02.10 21
4001 [답변] cadence license issue 관련 문의

169:5280@143.248.230.189   그리고, 제공받은 라이선스 수량과 사용량을 확인해..

조인신 23.02.10 45
4000 Silvaco SmartSpice 회로 시뮬레이션 질문

--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) :SmartSpice EDA Tool 버전(SCL/LCU..

우성현 23.02.10 21
3999 [답변] Silvaco SmartSpice 회로 시뮬레이션 질문

안녕하세요. IDEC 조인신입니다.     gateway 를 이용하여 schematic 을 ..

조인신 23.02.10 9
3998 [답변] Silvaco SmartSpice 회로 시뮬레이션 질문

답변 감사드립니다! 파라미터와 소자 설정은 SUBCKT으로 진행했습니다. Source 과정에..

우성현 23.02.10 5
3997 [답변] Silvaco SmartSpice 회로 시뮬레이션 질문

시뮬레이션 시 source 에 관한 에러가 없다면 source 에는 문제가 없을 수도 있습니다. ..

조인신 23.02.10 6
3996 [답변] Silvaco SmartSpice 회로 시뮬레이션 질문

답변 상세하게 알려주셔서 감사드립니다!     [조인신]님의 글 ===========..

우성현 23.02.10 27
3995 [답변] Smartspice 오류 관련

16_folded_cascode_opamp 에 있는 것을 시뮬레이션 해보시기 바랍니다.   해당 e..

조인신 23.02.09 14
3994 [본센터] [답변] 인공지능 가속 프로세서 온라인 추가신청

16일 진행 예정인 "인공지능 가속 프로세서"의 온라인 강의가 인원으로 인해 마감된 것..

김영지 23.02.09 36
3993 ERROR (DB-320001): Failed to check out the 'Cadence(R) Design Framework II' li..

169:5280@143.248.230.189 the csh shell , and Centos 7.9. added the host informati..

송한정 23.02.06 29
3992 [답변] ERROR (DB-320001): Failed to check out the 'Cadence(R) Design Framework..

169:5280@143.248.230.189 the csh shell , and Centos 7.9. added the host informati..

선혜승 23.02.06 67
3991 virtuoso 로딩 관련

16:16에 진행되고 있습니다. 두번째 사진은 CIW창이 로딩되었을 때 나온 WARNING입니다...

박세준 23.02.06 30
3990 [답변] virtuoso 로딩 관련

169:5280@143.248.230.189   [박세준]님의 글 =================================..

조인신 23.02.06 17
3989 [답변] virtuoso 로딩 관련

169:5280@143.248.230.189   [박세준]님의 글 =================================..

박세준 23.02.06 9
자료실
  제목 작성자 작성일 조회
14 Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)

16_618_HF13  Quantus  =>  231    *. Synopsys  ..

관리자 25.03.20 1869
13 EDA Tool Vendor 의 System Requirements 안내_20241216 기준

EDA Tool Vendor 사인 Cadence, Siemens EDA, Synopsys 의 System Requirements 에 대해 ..

조인신 24.12.16 989
12 SerDes System 설계 관련 웨비나 공유

SerDes 설계에 참고 할 수 있는 다양한 웨비나 리스트를 아래 공유 드립니다. (웨비나 6..

김영지 21.03.10 1280
11 EDA Tool 패키지 설치(설치 자동화) 방법

16_Hotfix_ISR14 (IC06.16.140)MMSIM(spectre)      &nbs..

관리자 17.05.12 15282
10 EDA Tool Vendor 의 System Requirements 안내_20161101 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.10.31 7043
9 국내외 SoC, 임베디드 보드 소개자료

16년 IDEC 뉴스레터 7, 8월호로 소개되었던 국내외 SoC, 임베디드 보드 소개자료가 발간 ..

김하늘 16.09.20 6641
8 EDA Tool Vendor 의 System Requirements 안내_20160801 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.08.03 5442
7 Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)

안녕하세요 기존에 게시했던 [EDA Tool 사용을 위한 Linux OS 설치 가이드] 를 보완하여..

관리자 16.03.22 16796
6 EDA Tool Vendor 의 System Requirements 안내_20160308 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.03.08 5301
5 e2L: 디지털시스템

16주 강의 자료 수시 Update

김은주 14.08.28 2533
4 e2l-반도체공학-집적회로란: 무어의 법칙, 집적화의 장점, 종류, 반도체 칩의 일생

16개월 주기로 칩당 트랜지스터 수 및 속도가 2배, 가격은 불변 ● 집적화의 장점 : 고..

구재희 04.12.30 1241
3 e2l-디지털시스템-마이크로 프로세서 프로그래밍

16F84의 코어 및 주변 기기의 기능 및 제어 방법을 중심으로 강의하며, 실습에서는 어셈..

구재희 05.09.16 911
2 e2l-디지털시스템-논리회로 설계 및 실험

16주종합평가 키워드 : Logic, Design, Finite State Machine, Computer Architecture,..

구재희 05.01.05 1087
1 e2l-접적회로-컴퓨터이용설계의 기초

16 Graph optimization I-9/21 Graph optimization II, Network flow-9/23 Matching, Int..

구재희 05.01.05 735
1
기타 게시판
구분 제목 작성자 작성일 조회
공지사항 [CDC]제32회 한국반도체학술대회 CDC(S분과) 참여안내(마감일 연기 : 11...

IC Design Education Center(IDEC)   제32회 한국반도체학술대..

이의숙 24.10.31 9751
MPW공지사항 [중요] IDEC MPW DB 제출 방법 안내

안녕하세요     2024년 10월 이후로 IDEC MPW 공정의 DB 제출 방식..

김연태 24.10.23 1145
공지사항 [참여교수] IDEC 논문 제출방법 및 사사문구 표기 가이드

정재희 24.10.16 12779
MPW공지사항 SB130[BCD1370HP] MIMCAP중 cmm만 사용 공지

SB130 (BCD1370HP) 공정에서 CAP에 대한 사용 제한이 있어 공지합니다.   공정에..

이종행 24.10.10 295
참여교수 성과 - 논문 A_15.7-dBm_164270_GHz_Power_Amplifier_with_Asymmetric_Slotline-Based..

전상근 24.09.11 18
MPW공지사항 [SF28-2401] DB 제출 현황 (기준 : 24.09.23)

16.xlsx   --->  RF , MRAM 사용 여부, DRC 결과는 설계자가 직접 확인해..

김연태 24.09.09 2009
공지사항 [MPW]2024년 MPW 모집 안내_희망공정 추가 모집

IC Design Education Center(IDEC)   2024년 IDEC MPW 모집 안..

이의숙 24.09.09 10563
참여교수 성과 - 논문 Design of 16-Kb 6T SRAM Supporting Wide Parallel Data Access for Enh..

채주형 24.08.20 31
참여교수 성과 - 논문 A 16-Kb 1T1C DRAM Supporting Conventional and Compute-in-Memory Acce..

채주형 24.08.20 11
MPW공지사항 [SS28-2401] DB 점검 현황 - 삼성과 협의 완료 (24.08.27)

16 서울대학교 A O O   ss282401_17 서강대학교 M o o   ss28..

김연태 24.07.22 1503
참여교수 성과 - 논문 커패시터 커플링 기반 다단계 충방전 방식 16-Kb 8T1C SRAM Computing-In..

채주형 24.07.16 64
공지사항 [MPW]2024년 하반기 지원팀 모집 안내(~06.21(금))

IC Design Education Center(IDEC)   2024년 IDEC MPW 모집 안..

이의숙 24.06.05 16545
공지사항 [홍보] KAIST 반도체설계교육센터(IDEC) 컨소시엄 기업 모집 안내 (~05.0..

160 롯데백화점 B3F)3. 교육생 정원 : 총 80명 (각 트랙당 40명씩)4. 교육참가비 : ..

김영지 24.04.19 12839
공지사항 2024년 정기 EDA Tool 수요조사 안내 (신청기간 : 2024.04.12(금) ~ 04.1..

IC Design Education Center(IDEC)   2024년 정기 EDA Tool 수..

정재희 24.04.12 10233
공지사항 [CDC](마감)2024 IDEC Congress CDC 접수 안내(~04.30(화))

IC Design Education Center(IDEC)   2024 IDEC Congress CDC ..

이의숙 24.04.11 10231
참여교수 성과 - 논문 A 50MHz-BW 168.8dB-FoM 2x Time-interleaved Bandpass Noise Shaping SA..

채형일 24.04.05 60
공지사항 [CDC]ISOCC 2024 CDC 접수 안내(마감일 연기 : 04.30(화)-> 05.08(수))

IC Design Education Center(IDEC)   ISOCC 2024 CDC 참여..

이의숙 24.04.02 10980
공지사항 [IDEC MPW]2024년 MPW 지원 내용

IC Design Education Center(IDEC)   2024년 IDEC MPW 모집 안..

이의숙 24.03.15 25669
참여교수 성과 - 논문 A Crystal-less Clock Generator for Low-power and Lowcost Sensor Tra..

전정훈 24.02.29 18
참여교수 성과 - IP Matrix Multiplier

16-bit floating point for maximum accuracy. Uses 1-bit sign, 10-bit mantissa, and 5..

김동순 24.02.29 282
1 2 3 4 5 6 7 8 9 10 27