
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 21 | (2024) Cell-Based Chip Design Front-End 교육 | 선혜승 교수(한국폴리텍대) | 2024.05.09 |
| 20 | 뉴로모픽 하드웨어 연구를 위한 딥러닝 기술 기초 및 응용 | 강석주 부교수 서강대학교 | 2020.03.18 |
| 19 | 아날로그 집적회로 설계 | 박영철/교수/한국외국어대학교 | 2018.10.30 |
| 18 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 17 | 자율주행차량을 위한 V2X통신 및 주행환경 인지시스템 | 한동석 교수 경북대학교 | 2017.02.08 |
| 16 | VHDL을 이용한 16비트 마이크로프로세서 설계 | 한만수/교수/목포대 | 2016.12.16 |
| 15 | Xilinx ISE 기반의 FPGA 동작 실습 | 김민석 팀장 리버트론 | 2016.12.16 |
| 14 | 아날로그 회로의 직관적 해석 | 심재윤 교수 포항공과대학교 | 2016.12.16 |
| 13 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 12 | VLSI 테스팅 | 이현빈 교수 한밭대 | 2016.12.13 |
| 11 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 10 | (2016)무선전력 전송용 송수신 시스템 및 회로 설계 | 이강윤 교수(성균관대학교) | 2016.10.31 |
| 9 | (2016)RF 시스템 개요 | 유형준 교수(KAIST) | 2016.08.09 |
| 8 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2016.06.16 |
| 7 | (2016)[IDEC 연구원 강의]Full-Custom 설계 Flow 교육 | 조인신 연구원(IDEC) | 2016.05.30 |
| 6 | XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 | 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) | 2016.05.25 |
| 5 | (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2016.04.06 |
| 4 | (2014) 아날로그 집적회로 설계 및 실습 | 이강윤 교수(성균관대) | 2015.11.23 |
| 3 | 디지털 신호처리를 위한 고성능 SoC설계 | 박성정 교수 건국대학교 | 2015.11.10 |
| 2 | Verilog 언어를 활용한 FPGA 실습 | 서기범/교수/우송대학교 | 2015.10.29 |
| 1 | (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2015.10.02 |
교육자료
| 제목 | 작성자 | 작성일 | 조회 |
|---|
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 5988 |
[답변] [SB130-2502]라이센스 에러
169:5280@143.248.230.189:26585@143.248.230.188. The FLEXnet error message is as fol.. |
김민주 | 25.10.16 | 14 |
| 5987 |
[답변] [SB130-2502]라이센스 에러
169:5280@143.248.230.189 로 하면 되고 교육만 사용할 경우 seten.. |
조인신 | 25.10.17 | 33 |
| 5986 |
[답변] DRC 수행시 ASSURA License 가 없다고 뜹니다. 조치 부탁드립니다. 감사합..
16.113-618 버전을 설치하여 진행하면 문제가 없을 겁니다. 관련된 글들은 "학.. |
조인신 | 25.09.30 | 50 |
| 5985 |
[본센터] 교육 증명관련
16시간) 2020.01.23. Sub-Micron 공정 활용 Full Custom회로 설계 방법론(.. |
백선희 | 25.09.30 | 18 |
| 5984 |
[본센터] [답변] 교육 증명관련
16시간) 2020.01.23. Sub-Micron 공정 활용 Full Custom회로 설계 방법론(.. |
전우숙 | 25.09.30 | 15 |
| 5983 |
[본센터] 교육 증명관련
16시간) 2020.01.23. Sub-Micron 공정 활용 Full Custom회로 설계 방법론(.. |
백선희 | 25.09.25 | 35 |
| 5982 |
[SF28-2501] Die-Out 후 개별 Sawing 질문입니다.
안녕하세요. SF2501 회차 참여중인 강원대학교 황인철 교수님 연구실 학생 이종운입니다... |
이종운 | 25.09.24 | 32 |
| 5981 |
[답변] [SF28-2501] Die-Out 후 개별 Sawing 질문입니다.
설계 설명회에서 언급해 드린 것처럼 IDEC MPW 에서 실링안에 실링을 넣는 것은 .. |
김연태 | 25.09.24 | 21 |
| 5980 |
[답변] [SF28-2501] Die-Out 후 개별 Sawing 질문입니다.
다른 공정의 이전 질의 응답의 글을 보고 최외각 실링 내부에 실링을 넣을 수 있다.. |
이종운 | 25.09.24 | 24 |
| 5979 |
[답변] [SF28-2501] Die-Out 후 개별 Sawing 질문입니다.
단순 saw 작업시에는 실링이 없더라도 칩 사이 200um 이상 간격이 떨어져 있는 경.. |
김연태 | 25.09.24 | 20 |
| 5978 |
[답변] [SF28-2501] Die-Out 후 개별 Sawing 질문입니다.
추가로 백업 기간과 종료 후에 설계 서버에서 시뮬레이션을 돌릴 수 있는지 여쭙니.. |
이종운 | 25.09.24 | 53 |
| 5977 |
[SF2501] 설계 서버 접속 오류
안녕하세요. SF2501 회차 참여중인 강원대학교 황인철 교수님 연구실 학생 이종운입니다... |
이종운 | 25.09.22 | 51 |
| 5976 |
[답변] [SF2501] 설계 서버 접속 오류
안녕하세요 현재 정상적으로 보이는데요. 문제가 계속되면 재부팅해드리겠습니다. 회신.. |
관리자 | 25.09.22 | 18 |
| 5975 |
[답변] [SF2501] 설계 서버 접속 오류
확인해 보니 해결된 것 같습니다 감사합니다. [관리자]님의 글 =.. |
이종운 | 25.09.22 | 42 |
| 5974 |
[답변] [SF028-2501] sealing 후 DRDMPC.W.1 에러
16 */C8T28SOI_LL_FILLERPFOP8 */C8T28SOI_LL_FILLERPFOP4 */C8T28SOI_LL_FILLERPFOP2 */.. |
김연태 | 25.09.22 | 68 |
| 5973 |
[SF28-2501] PrimeTime STA 관련 문의
16.so.16) 와 같은 에러 문구 가 뜨며 실행이 되지 않습니다. (Q-2019.12-SP4로 변경 .. |
김수현 | 25.09.19 | 21 |
| 5972 |
[답변] [SF28-2501] PrimeTime STA 관련 문의
16.so.16) 와 같은 에러 문구 가 뜨며 실행이 되지 않습니다. (Q-2019.12-SP4로 변경 .. |
김연태 | 25.09.20 | 47 |
| 5971 |
[답변] [SF28-2501] user_db_check 관련 문의
안녕하세요, 답변 주셔서 감사합니다. 말씀하신대로 EDA Tool -> hostname, ip에 설.. |
김래형 | 25.09.20 | 35 |
| 5970 |
학부 정규 수업용 Synopsys TCAD 라이센스 연결 오류 문의
161:FlexNet Licensing error:-5,234Error checking 1 licenses of feature swb_all [202.. |
김성근 | 25.09.18 | 26 |
| 5969 |
[답변] 학부 정규 수업용 Synopsys TCAD 라이센스 연결 오류 문의
163.239.13.22로 설정하시고 나머지 svr102 ~ svr106 는 내부 IP로 설정하시기 바랍.. |
관리자 | 25.09.19 | 27 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 14 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
16_618_HF13 Quantus => 231 *. Synopsys .. |
관리자 | 25.03.20 | 1857 |
| 13 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
EDA Tool Vendor 사인 Cadence, Siemens EDA, Synopsys 의 System Requirements 에 대해 .. |
조인신 | 24.12.16 | 988 |
| 12 |
SerDes System 설계 관련 웨비나 공유
SerDes 설계에 참고 할 수 있는 다양한 웨비나 리스트를 아래 공유 드립니다. (웨비나 6.. |
김영지 | 21.03.10 | 1280 |
| 11 |
EDA Tool 패키지 설치(설치 자동화) 방법
16_Hotfix_ISR14 (IC06.16.140)MMSIM(spectre) &nbs.. |
관리자 | 17.05.12 | 15278 |
| 10 |
EDA Tool Vendor 의 System Requirements 안내_20161101 기준
EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내.. |
조인신 | 16.10.31 | 7043 |
| 9 |
국내외 SoC, 임베디드 보드 소개자료
16년 IDEC 뉴스레터 7, 8월호로 소개되었던 국내외 SoC, 임베디드 보드 소개자료가 발간 .. |
김하늘 | 16.09.20 | 6641 |
| 8 |
EDA Tool Vendor 의 System Requirements 안내_20160801 기준
EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내.. |
조인신 | 16.08.03 | 5442 |
| 7 |
Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)
안녕하세요 기존에 게시했던 [EDA Tool 사용을 위한 Linux OS 설치 가이드] 를 보완하여.. |
관리자 | 16.03.22 | 16796 |
| 6 |
EDA Tool Vendor 의 System Requirements 안내_20160308 기준
EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내.. |
조인신 | 16.03.08 | 5301 |
| 5 |
e2L: 디지털시스템
16주 강의 자료 수시 Update |
김은주 | 14.08.28 | 2532 |
| 4 |
e2l-반도체공학-집적회로란: 무어의 법칙, 집적화의 장점, 종류, 반도체 칩의 일생
16개월 주기로 칩당 트랜지스터 수 및 속도가 2배, 가격은 불변 ● 집적화의 장점 : 고.. |
구재희 | 04.12.30 | 1241 |
| 3 |
e2l-디지털시스템-마이크로 프로세서 프로그래밍
16F84의 코어 및 주변 기기의 기능 및 제어 방법을 중심으로 강의하며, 실습에서는 어셈.. |
구재희 | 05.09.16 | 911 |
| 2 |
e2l-디지털시스템-논리회로 설계 및 실험
16주종합평가 키워드 : Logic, Design, Finite State Machine, Computer Architecture,.. |
구재희 | 05.01.05 | 1087 |
| 1 |
e2l-접적회로-컴퓨터이용설계의 기초
16 Graph optimization I-9/21 Graph optimization II, Network flow-9/23 Matching, Int.. |
구재희 | 05.01.05 | 735 |
1


