Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
21 (2024) Cell-Based Chip Design Front-End 교육 선혜승 교수(한국폴리텍대) 2024.05.09
20 뉴로모픽 하드웨어 연구를 위한 딥러닝 기술 기초 및 응용 강석주 부교수 서강대학교 2020.03.18
19 아날로그 집적회로 설계 박영철/교수/한국외국어대학교 2018.10.30
18 Verilog HDL 이론 및 응용 이찬호/교수/숭실대학교 2018.10.30
17 자율주행차량을 위한 V2X통신 및 주행환경 인지시스템 한동석 교수 경북대학교 2017.02.08
16 VHDL을 이용한 16비트 마이크로프로세서 설계 한만수/교수/목포대 2016.12.16
15 Xilinx ISE 기반의 FPGA 동작 실습 김민석 팀장 리버트론 2016.12.16
14 아날로그 회로의 직관적 해석 심재윤 교수 포항공과대학교 2016.12.16
13 Mobile transceiver RFIC 설계 문현원 교수 대구대학교 2016.12.16
12 VLSI 테스팅 이현빈 교수 한밭대 2016.12.13
11 Verilog HDL 언어 초급 및 설계 가이드라인 송재훈 대표이사 INNOTIO 2016.12.13
10 (2016)무선전력 전송용 송수신 시스템 및 회로 설계 이강윤 교수(성균관대학교) 2016.10.31
9 (2016)RF 시스템 개요 유형준 교수(KAIST) 2016.08.09
8 (2016)CPU-GPU Heterogeneous Computing 장병현 교수(The University of Mississippi) 2016.06.16
7 (2016)[IDEC 연구원 강의]Full-Custom 설계 Flow 교육 조인신 연구원(IDEC) 2016.05.30
6 XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) 2016.05.25
5 (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 선혜승 연구원(IDEC) 2016.04.06
4 (2014) 아날로그 집적회로 설계 및 실습 이강윤 교수(성균관대) 2015.11.23
3 디지털 신호처리를 위한 고성능 SoC설계 박성정 교수 건국대학교 2015.11.10
2 Verilog 언어를 활용한 FPGA 실습 서기범/교수/우송대학교 2015.10.29
1 (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 선혜승 연구원(IDEC) 2015.10.02
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
5870 카드 매출 전표 관련 문의드립니다

169@inu.ac.kr입니다   감사합니다

김태현 25.08.21 19
5869 [답변] 카드 매출 전표 관련 문의드립니다

169@inu.ac.kr입니다   감사합니다

이의숙 25.08.21 14
5868 spectre license 문제 관련 문의

164.125.222.160   안녕하십니까 서형석 교수님 연구실 학생 김산입니다. 다름이..

김산 25.08.19 25
5867 [답변] spectre license 문제 관련 문의

164.125.222.160   안녕하십니까 서형석 교수님 연구실 학생 김산입니다. 다름이..

조인신 25.08.19 26
5866 라이센스 서버 에러 사항 관련 문의

16(토)이며, 다음과 같은 명령어 실행으로 보유 컴퓨터의 문제보다는 라이센스의 문제라..

정승리 25.08.18 33
5865 [답변] 라이센스 서버 에러 사항 관련 문의

169:5280@143.248.230.189  로 해야 합니다.   그리고, 해당 서버에서 16일..

조인신 25.08.18 25
5864 [답변] 라이센스 서버 에러 사항 관련 문의

16(토)이며, 다음과 같은 명령어 실행으로 보유 컴퓨터의 문제보다는 라이센스의 문제라..

조인신 25.08.18 43
5863 ICC의 VSS패드 신호 연결 잘못에 의한 VSS 오픈 오류 문의

16 is in the region ((275,275),(300,586)). Node 17 is in the region ((699,400),(724..

이종복 25.08.18 29
5862 [답변] ICC의 VSS패드 신호 연결 잘못에 의한 VSS 오픈 오류 문의

16 is in the region ((275,275),(300,586)). Node 17 is in the region ((699,400),(724..

선혜승 25.08.18 22
5861 [답변] ICC의 VSS패드 신호 연결 잘못에 의한 VSS 오픈 오류 문의

16 is in the region ((275,275),(300,586)). Node 17 is in the region ((699,400),(724..

이종복 25.08.18 12
5860 [답변] ICC의 VSS패드 신호 연결 잘못에 의한 VSS 오픈 오류 문의

16 is in the region ((275,275),(300,586)). Node 17 is in the region ((699,400),(724..

선혜승 25.08.18 21
5859 리눅스 버전 관련

--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Synopsys SCL EDA Tool 버전..

이아현 25.08.14 17
5858 [답변] 리눅스 버전 관련

안녕하세요. IDEC 조인신입니다.   현재 release 되어 있는 TCAD 의 최신 버전도..

조인신 25.08.18 21
5857 [SF28-2501] pex 및 post layout simulation 관련 문의

16acc 소자를 pex하면 layout에서 설정한 width와 length가 서로 바뀌어 calibre가 추출..

박유미 25.08.13 51
5856 [답변] [SF28-2501] pex 및 post layout simulation 관련 문의

16acc (ST_C32_addon_AMS cmim16acc symbol) ( (pos minus) (neg plus) (sub psub) ) ( (..

조인신 25.08.14 101
5855 [SF28-2501] mapped 생성 관련 문의

안녕하세요 서울과학기술대학교 이승은 교수님 랩실 석사생 김진열입니다.   현재..

김진열 25.08.13 14
5854 [답변] [SF28-2501] mapped 생성 관련 문의

  IDEC 선혜승입니다     mapped.v 는 컴파일 이후에 write out ..

선혜승 25.08.13 10
5853 [답변] [SF28-2501] mapped 생성 관련 문의

빠른 답변 감사합니다. 아래 사진은 compile ultra의 report입니다. 다음과 같은 error..

김진열 25.08.13 6
5852 [답변] [SF28-2501] mapped 생성 관련 문의

  IDEC 선혜승입니다     해당 에러는 Back-End 를 위한 파일들..

선혜승 25.08.13 5
5851 [답변] [SF28-2501] mapped 생성 관련 문의

 위의 그림과 같이 compile 후에 write를 진행해주었는데도 문제가 발생하였습니..

김진열 25.08.13 13
자료실
  제목 작성자 작성일 조회
14 Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)

16_618_HF13  Quantus  =>  231    *. Synopsys  ..

관리자 25.03.20 1870
13 EDA Tool Vendor 의 System Requirements 안내_20241216 기준

EDA Tool Vendor 사인 Cadence, Siemens EDA, Synopsys 의 System Requirements 에 대해 ..

조인신 24.12.16 989
12 SerDes System 설계 관련 웨비나 공유

SerDes 설계에 참고 할 수 있는 다양한 웨비나 리스트를 아래 공유 드립니다. (웨비나 6..

김영지 21.03.10 1280
11 EDA Tool 패키지 설치(설치 자동화) 방법

16_Hotfix_ISR14 (IC06.16.140)MMSIM(spectre)      &nbs..

관리자 17.05.12 15285
10 EDA Tool Vendor 의 System Requirements 안내_20161101 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.10.31 7043
9 국내외 SoC, 임베디드 보드 소개자료

16년 IDEC 뉴스레터 7, 8월호로 소개되었던 국내외 SoC, 임베디드 보드 소개자료가 발간 ..

김하늘 16.09.20 6641
8 EDA Tool Vendor 의 System Requirements 안내_20160801 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.08.03 5442
7 Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)

안녕하세요 기존에 게시했던 [EDA Tool 사용을 위한 Linux OS 설치 가이드] 를 보완하여..

관리자 16.03.22 16796
6 EDA Tool Vendor 의 System Requirements 안내_20160308 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.03.08 5301
5 e2L: 디지털시스템

16주 강의 자료 수시 Update

김은주 14.08.28 2533
4 e2l-반도체공학-집적회로란: 무어의 법칙, 집적화의 장점, 종류, 반도체 칩의 일생

16개월 주기로 칩당 트랜지스터 수 및 속도가 2배, 가격은 불변 ● 집적화의 장점 : 고..

구재희 04.12.30 1241
3 e2l-디지털시스템-마이크로 프로세서 프로그래밍

16F84의 코어 및 주변 기기의 기능 및 제어 방법을 중심으로 강의하며, 실습에서는 어셈..

구재희 05.09.16 911
2 e2l-디지털시스템-논리회로 설계 및 실험

16주종합평가 키워드 : Logic, Design, Finite State Machine, Computer Architecture,..

구재희 05.01.05 1087
1 e2l-접적회로-컴퓨터이용설계의 기초

16 Graph optimization I-9/21 Graph optimization II, Network flow-9/23 Matching, Int..

구재희 05.01.05 735
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - 논문 A 0.16mm2 12b 30MS/s 0.18um CMOS SAR ADC Based on Low-Power Composit..

이승훈 16.10.07 5
참여교수 성과 - 논문 A Low-Gate-Count Deeply Embedded 16-Bit EISC CPU

박성경 16.09.30 6
참여교수 성과 - 논문 Design of a 169% Locking-Range Frequency Divider with Programmable I..

김수원 15.09.03 6
참여교수 성과 - 논문 The universal magnetic tunnel junction logic gates representing 16 b..

박완준 15.09.03 12
참여교수 성과 - 특허 일반화된 공간 변조 다중 안테나 시스템에서의 심볼 검파 방법 및 그를 ..

일반화된 공간 변조 다중 안테나 시스템에서의 심볼 검파 방법 및 그를 이용한 수신기

김태환 18.11.09 3
참여교수 성과 - 특허 선택적 대기 강도 추정에 기반한 안개 제거 방법 및 장치

선택적 대기 강도 추정에 기반한 안개 제거 방법 및 장치

김태환 18.11.09 2
참여교수 성과 - 특허 개선된 메디안 다크 채널 프라이어에 기반한 안개 제거 방법 및 장치

개선된 메디안 다크 채널 프라이어에 기반한 안개 제거 방법 및 장치

김태환 18.11.09 0
참여교수 성과 - 특허 연속제거 극 복호기를 위한 LLR 여분표현기법, 이를 이용한 극 부호 복호..

연속제거 극 복호기를 위한 LLR 여분표현기법, 이를 이용한 극 부호 복호 방법 및 극 복..

김태환 18.11.09 0
참여교수 성과 - 특허 컨벌루션 신경망의 첫번째 레이어의 개선된 이진화 장치 및 방법

컨벌루션 신경망의 첫번째 레이어의 개선된 이진화 장치 및 방법

김태환 18.11.09 0
참여교수 성과 - 특허 신경자극장치 및 이를 이용한 시스템

16] 신경자극장치(1000)에 있어서, 신경자극장치(1000)는 광전지(100)와 제1 광원(200)을..

송윤규 18.11.07 0
참여교수 성과 - 특허 신경접속 네트워크를 위한 멀티 노드 무선 전력 전송 시스템 및 방법

16】이하, 본 개시를 첨부된 도면을 참고로 하여 자세하게 설명한다(The present disclos..

송윤규 18.11.07 2
참여교수 성과 - 논문 A 165.2GHz-to-166.4GHz Divided-by-2 Injection-Locked Frequency Divider

홍종필 15.08.28 14
참여교수 성과 - 특허 OPTICAL COMMUNICATION RECEIVER COMPENSATING DC OFFSET

16

윤태열 17.11.01 3
참여교수 성과 - 논문 16x1 1Gb/s/ch CMOS 차동 피드포워드 트랜스임피던스 증폭기 어레이

박성민 15.08.26 11
참여교수 성과 - 논문 16x1 1-Gb/s/ch 35-dB DR 듀얼모드 CMOS 피드포워드

박성민 15.08.26 6
참여교수 성과 - 특허 커먼 센트로이드 레이아웃 기법, 커먼 센트로이드 레이아웃 기법을 이용..

1674909 호, 2016년 11월 4일.

송민규 17.10.22 3
참여교수 성과 - 특허 Image sensors, methods of operating the same, and image processing s..

16년 11월29일

송민규 17.10.22 7
참여교수 성과 - 특허 레인지-스케일링 기반의 복합 파이프라인 아날로그-디지털 컨버터

16일, 등록번호 : 10-1711542, 등록일자 : 2017년 02월 23일, 국방과학연구소, 변재혁, ..

이승훈 17.10.18 3
참여교수 성과 - 특허 이중채널 비동기 파이프라인 SAR ADC

16-0021353호, 출원일자 : 2016년 02월 23일, 등록일자 : 2016. 12. 07, 등록번호 : 10-1..

이승훈 17.10.18 1
참여교수 성과 - 특허 Digital-to-analog converter, driving integrated circuit, and display..

16-0020923호, 출원일자 : 2016년 02월 23일, 삼성디스플레이 주식회사, 서강대학교 산학..

이승훈 17.10.18 4