Logo

회원가입로그인 ENGLISH naver youtube  
search 

AND 검색 : 단어사이 띄어쓰기.     예) 반도체⌒설계

OR    검색 : 단어사이 or 표기.       예) 반도체⌒or⌒설계


VOD
  제목 강사정보 등록일
21 (2024) Cell-Based Chip Design Front-End 교육 선혜승 교수(한국폴리텍대) 2024.05.09
20 뉴로모픽 하드웨어 연구를 위한 딥러닝 기술 기초 및 응용 강석주 부교수 서강대학교 2020.03.18
19 아날로그 집적회로 설계 박영철/교수/한국외국어대학교 2018.10.30
18 Verilog HDL 이론 및 응용 이찬호/교수/숭실대학교 2018.10.30
17 자율주행차량을 위한 V2X통신 및 주행환경 인지시스템 한동석 교수 경북대학교 2017.02.08
16 VHDL을 이용한 16비트 마이크로프로세서 설계 한만수/교수/목포대 2016.12.16
15 Xilinx ISE 기반의 FPGA 동작 실습 김민석 팀장 리버트론 2016.12.16
14 아날로그 회로의 직관적 해석 심재윤 교수 포항공과대학교 2016.12.16
13 Mobile transceiver RFIC 설계 문현원 교수 대구대학교 2016.12.16
12 VLSI 테스팅 이현빈 교수 한밭대 2016.12.13
11 Verilog HDL 언어 초급 및 설계 가이드라인 송재훈 대표이사 INNOTIO 2016.12.13
10 (2016)무선전력 전송용 송수신 시스템 및 회로 설계 이강윤 교수(성균관대학교) 2016.10.31
9 (2016)RF 시스템 개요 유형준 교수(KAIST) 2016.08.09
8 (2016)CPU-GPU Heterogeneous Computing 장병현 교수(The University of Mississippi) 2016.06.16
7 (2016)[IDEC 연구원 강의]Full-Custom 설계 Flow 교육 조인신 연구원(IDEC) 2016.05.30
6 XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) 2016.05.25
5 (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 선혜승 연구원(IDEC) 2016.04.06
4 (2014) 아날로그 집적회로 설계 및 실습 이강윤 교수(성균관대) 2015.11.23
3 디지털 신호처리를 위한 고성능 SoC설계 박성정 교수 건국대학교 2015.11.10
2 Verilog 언어를 활용한 FPGA 실습 서기범/교수/우송대학교 2015.10.29
1 (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 선혜승 연구원(IDEC) 2015.10.02
교육자료
  제목 작성자 작성일 조회
질문/답변
  제목 작성자 작성일 조회
6268 [답변] 2026년 네트워크 라이선스 추가 신청 관련 질문

   해당 건은 조일선 선임께 메일로 직접 연락 하시면 답변 받으실 수 있습니..

김연태 26.03.16 15
6267 [SF28-2502]LVT 디지털 소자 power 연결 질문

안녕하십니까. 저는 포항공과대학교 송호진 교수님 연구실 통합과정 전상철입니다. 다름..

전상철 26.03.16 29
6266 [답변] [SF28-2502]LVT 디지털 소자 power 연결 질문

idec에서 innovus 까지 모든 라이브러리 셋업을 진행하기에는 어려움이 있습니다.  ..

김연태 26.03.16 25
6265 layout pcellEvalFailed error

168.0.203(vlsics)  

염인선 26.03.13 7
6264 [답변] layout pcellEvalFailed error

168.0.203(vlsics)  

조인신 26.03.13 6
6263 [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

최경호 26.03.12 29
6262 [답변] [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

조인신 26.03.13 15
6261 [답변] [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

최경호 26.03.13 14
6260 [답변] [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

조인신 26.03.13 12
6259 [답변] [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

최경호 26.03.18 8
6258 [답변] [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

조인신 26.03.19 11
6257 [답변] [virtuoso 실행시 오류]

163509[PC1@major ~]$ ERROR (DB-320001): Failed to check out the 'Cadence(R) Design ..

김연태 26.03.12 41
6256 [SF28-2502] DRC(GRDMPC.W.1, GRRX.DEN.1) 해결 방법 및 SRAM의 BIASxx 관련 메탈 ..

안녕하세요, 고려대학교 궁재하 교수님 연구실 이동훈입니다.설계 마무리하는 과정에서 D..

이동훈 26.03.11 24
6255 [답변] [SF28-2502] DRC(GRDMPC.W.1, GRRX.DEN.1) 해결 방법 및 SRAM의 BIASxx 관련..

 1.    ICC2 에서 정확하게 density 를 계산해서 filler 와 decap 을 넣..

김연태 26.03.11 28
6254 [답변] [SF28-2502] DRC(GRDMPC.W.1, GRRX.DEN.1) 해결 방법 및 SRAM의 BIASxx 관련..

답변 감사드립니다.SRAM 관련 방법은 참고해서 스크립트 작성하여 해보겠습니다. FILLER..

이동훈 26.03.11 9
6253 [답변] [SF28-2502] DRC(GRDMPC.W.1, GRRX.DEN.1) 해결 방법 및 SRAM의 BIASxx 관련..

여러 방법이 있으나   Tap cell 처럼 넣으시려면 Tap cell insert 명령어를 ..

김연태 26.03.11 56
6252 [SF28-2502] cell 지정

16 */C8T28SOI_LL_FILLERCELL8 */C8T28SOI_LL_FILLERCELL4 */C8T28SOI_LL_FILLERCELL2 */..

이민영 26.03.11 19
6251 [답변] [SF28-2502] cell 지정

16 */C8T28SOI_LL_FILLERCELL8 */C8T28SOI_LL_FILLERCELL4 */C8T28SOI_LL_FILLERCELL2 */..

김연태 26.03.11 25
6250 [SF28]PEX CONFIG 관련 질문

16acc_2p cmom_6U1x_2U2x_2T8x_LB_2p 두 소자가 마치open 인 것처럼 동작하였습니다..

구남일 26.03.11 18
6249 [답변] [SF28]PEX CONFIG 관련 질문

16acc_2p cmom_6U1x_2U2x_2T8x_LB_2p 두 소자가 마치open 인 것처럼 동작하였습니다..

조인신 26.03.11 11
1 2 3 4 5 6 7 8 9 10 317
자료실
  제목 작성자 작성일 조회
14 Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)

16_618_HF13  Quantus  =>  231    *. Synopsys  ..

관리자 25.03.20 1857
13 EDA Tool Vendor 의 System Requirements 안내_20241216 기준

EDA Tool Vendor 사인 Cadence, Siemens EDA, Synopsys 의 System Requirements 에 대해 ..

조인신 24.12.16 988
12 SerDes System 설계 관련 웨비나 공유

SerDes 설계에 참고 할 수 있는 다양한 웨비나 리스트를 아래 공유 드립니다. (웨비나 6..

김영지 21.03.10 1280
11 EDA Tool 패키지 설치(설치 자동화) 방법

16_Hotfix_ISR14 (IC06.16.140)MMSIM(spectre)      &nbs..

관리자 17.05.12 15278
10 EDA Tool Vendor 의 System Requirements 안내_20161101 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.10.31 7043
9 국내외 SoC, 임베디드 보드 소개자료

16년 IDEC 뉴스레터 7, 8월호로 소개되었던 국내외 SoC, 임베디드 보드 소개자료가 발간 ..

김하늘 16.09.20 6641
8 EDA Tool Vendor 의 System Requirements 안내_20160801 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.08.03 5442
7 Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)

안녕하세요 기존에 게시했던 [EDA Tool 사용을 위한 Linux OS 설치 가이드] 를 보완하여..

관리자 16.03.22 16796
6 EDA Tool Vendor 의 System Requirements 안내_20160308 기준

EDA Tool Vendor 사인 Cadence, Mentor, Synopsys 의 System Requirements 에 대해 안내..

조인신 16.03.08 5301
5 e2L: 디지털시스템

16주 강의 자료 수시 Update

김은주 14.08.28 2532
4 e2l-반도체공학-집적회로란: 무어의 법칙, 집적화의 장점, 종류, 반도체 칩의 일생

16개월 주기로 칩당 트랜지스터 수 및 속도가 2배, 가격은 불변 ● 집적화의 장점 : 고..

구재희 04.12.30 1241
3 e2l-디지털시스템-마이크로 프로세서 프로그래밍

16F84의 코어 및 주변 기기의 기능 및 제어 방법을 중심으로 강의하며, 실습에서는 어셈..

구재희 05.09.16 911
2 e2l-디지털시스템-논리회로 설계 및 실험

16주종합평가 키워드 : Logic, Design, Finite State Machine, Computer Architecture,..

구재희 05.01.05 1087
1 e2l-접적회로-컴퓨터이용설계의 기초

16 Graph optimization I-9/21 Graph optimization II, Network flow-9/23 Matching, Int..

구재희 05.01.05 735
1
기타 게시판
구분 제목 작성자 작성일 조회
참여교수 성과 - IP Matrix Multiplier

16-bit floating point for maximum accuracy. Uses 1-bit sign, 10-bit mantissa, and 5..

김동순 24.02.29 282
참여교수 성과 - 논문 LOG-CIM: A 116.4 TOPS/W Digital Computing-In-Memory Processor Suppor..

유회준 24.02.01 14
참여교수 성과 - 논문 16.5 DynaPlasia: An eDRAM In-Memory-Computing-Based Reconfigurable S..

유회준 24.02.01 9
참여교수 성과 - 논문 A 0.89 μVrms Noise 93 dB High Dynamic Range Low Power 16 Channels Cl..

김철 24.01.30 12
공지사항 [IDEC] 2024년 참여교수 모집 (신청기간: 2024.02.01~02.29)

IC Design Education Center(IDEC)   2024년 IDEC 참여교수 모..

김별님 24.01.19 10782
참여교수 성과 - 논문 16 x 16 bit 고속 병렬 곱셈기 설계

서영교 24.01.19 13
참여교수 성과 - 논문 A SiGe 16.3~30.5 GHz wideband LNA

김정현 24.01.16 14
참여교수 성과 - 논문 A 0.9V 2MHz 6.4x-Slope-Boosted Quadrature-Phase Relaxation Oscillato..

제민규 24.01.11 29
참여교수 성과 - 논문 A 16-Channel Impedance-Readout IC With Synchronous Sampling and Base..

제민규 24.01.11 17
참여교수 성과 - 논문 A 131-162-GHz Wideband CMOS LNA Using Asymmetric Frequency Responses..

홍성철 24.01.09 11
참여교수 성과 - 특허 캐스케이드 형태로 접속된 복수의 래치를 포함하는 고속 판정 궤환 등화기

1602, 등록일 2023년 06월 30일 (출원번호 제 10-2021-0148707, 출원일 2021년 11월 02일..

문용삼 24.01.03 9
참여교수 성과 - 특허 PAM-N RECEIVER CAPABLE OF ADAPTIVELY ADJUSTING THRESHOLD VOLTAGES DE..

16,229 등록일 2023년 08월 01일 (출원번호 US 17/845,369, 출원일 2022년 6월 21일)

문용삼 24.01.03 11
공지사항 [홍보_반도체공학회 집적회로설계연구회]최신 반도체 집적회로 설계 기술..

IC Design Education Center(IDEC)   [홍보]반도체공학회_최신 ..

이의숙 23.11.15 7713
공지사항 [참여교수] IDEC 논문 제출방법 및 사사문구 표기 가이드

김별님 23.10.13 182830
공지사항 [CDC]제31회 한국반도체학술대회 CDC(S분과) 참여안내(마감일 연기 : 11...

IC Design Education Center(IDEC)   제31회 한국반도체학술대..

이의숙 23.10.06 8125
공지사항 [홍보]Open Chip Interconnect Foundation(OCIF) 1st Workshop 개최(2023..

16.).Zip INS000001289/null/null

이의숙 23.09.21 7938
참여교수 성과 - 논문 GaN 트랜지스터를 이용한 2.16 GHz 전력증폭기 설계

김민수 23.08.27 25
공지사항 [MPW]2023년 희망공정 지원팀 추가 모집 안내(HM-2304회, ~ 08.25(금) 모..

IC Design Education Center(IDEC)   2023년 IDEC MPW 모집 안..

이의숙 23.08.14 11504
참여교수 성과 - 논문 A Ternary Neural Network Computing-in-Memory Processor With 16T1C Bi..

이규호 23.07.10 29
공지사항 [MPW]MPW 설계팀 모집 안내(~07.13(목))

IC Design Education Center(IDEC)   2023년 IDEC MPW 모집 안..

이의숙 23.07.07 11372
1 2 3 4 5 6 7 8 9 10 27