
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 2406 |
[김장우] (재질문) design Compiler Area
안녕하세요, 아래 문의드렸었는데요, 답변주셔서 감사드립니다. 그런데, Area 단위가 ".. |
이다열 | 17.03.27 | 13 |
| 2405 |
[답변] (재질문) design Compiler Area
IdeC 선혜승입니다 모호하게 답을 드렸나 보네요 um^2 .. |
선혜승 | 17.03.27 | 23 |
| 2404 |
DC에서 report_area 시에 Net Interconnect Area가 undefined로 나오는 문제
defined로 처리되어 Total Area가 계산이 되지 않고있는 것을 발견하였습니다. 혹시 Ne.. |
이광무 | 17.03.25 | 24 |
| 2403 |
[답변] DC에서 report_area 시에 Net Interconnect Area가 undefined로 나오는 문제
del 들을 볼 수 있습니다 아래는 사용 예입니다 dc_she.. |
선혜승 | 17.03.27 | 93 |
| 2402 |
[김장우] design Compiler/ IC Compiler Area
안녕하세요, MPW 참여 중 궁금한 것이 있어 질문 드립니다. Samsung 65nm 공정으로 DC/.. |
이다열 | 17.03.25 | 15 |
| 2401 |
[답변] design Compiler/ IC Compiler Area
IdeC 선혜승입니다 해당 숫자는 면적입니다 그 숫자를 .. |
선혜승 | 17.03.27 | 29 |
| 2400 |
[답변] Calibre View를 이용한 Post-Layout simulation 에서 내부 노드 파형 확인하..
안녕하세요. IdeC 연구원 조인신입니다. calibre view 는 schematic 과 .. |
조인신 | 17.03.24 | 22 |
| 2399 |
[답변] 안녕하세요 Tool 버전 관련 질문드립니다.
안녕하세요. IdeC 연구원 조인신입니다. Tool 버전은 사용하는 공정에서&.. |
조인신 | 17.03.24 | 8 |
| 2398 |
[답변] Calibre Waring 관련 문의입니다.
de cell 안에 없다는 것인데 이는 PDK 내부 설정문제로 발생하는 것일 수 있으니 .. |
조인신 | 17.03.24 | 7 |
| 2397 |
[답변] synopsys 툴 설치에 관해서..
안녕하세요. IdeC 연구원 조인신입니다. root 계정으로 synopsys installer 를.. |
조인신 | 17.03.23 | 4 |
| 2396 |
cadence IC616 설치 configure fail
안녕하세요 이번 삼성 MPW 참여하는 유니스트 장이산 입니다. CAdeNCE IC616 .. |
장이산 | 17.03.21 | 51 |
| 2395 |
[답변] cadence IC616 설치 configure fail
안녕하세요. IdeC 연구원 조인신입니다. configure status가 failure 이 .. |
조인신 | 17.03.22 | 56 |
| 2394 |
[답변] [답변] cshrc path 설정 문의
dec 홈페이지 설치메뉴얼에 나와있는 대로 사용자계정의 홈에 vi editor를 통해 node1.cs.. |
장이산 | 17.03.24 | 27 |
| 2393 |
[답변] [답변] [답변] cshrc path 설정 문의
de1.cshrc 를 한 후 virtuoso 실행을 했을 때 출력되는 메시지를 첨부바랍니다. .. |
조인신 | 17.03.24 | 10 |
| 2392 |
[답변] [답변] [답변] [답변] cshrc path 설정 문의
de1@localhost ~]$ source node1.cshrcbash: node1.cshrc: line 1: syntax error near un.. |
장이산 | 17.03.24 | 8 |
| 2391 |
[답변] [답변] [답변] [답변] [답변] cshrc path 설정 문의
de1.cshrc 하고 나서 virtuoso 실행하면 됩니다. 이 방법은 해당 터미널창에만 적.. |
조인신 | 17.03.24 | 6 |
| 2390 |
[답변] [답변] [답변] [답변] [답변] [답변] cshrc path 설정 문의
de1.cshrc 하고 나서 virtuoso 실행하면 됩니다. 이 방법은 해당 터미널창에만 적.. |
장이산 | 17.03.24 | 11 |
| 2389 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] cshrc path 설정 문의
de1.cshrc 하고 나서 virtuoso 실행하면 됩니다. 이 방법은 해당 터미널창에만 적.. |
조인신 | 17.03.24 | 8 |
| 2388 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] cshrc path 설정 문의
de1.cshrc 이후 virtuoso 실행시 나오는 메세지 입니다. 정확한 내용 첨부합니다. &nbs.. |
장이산 | 17.03.24 | 22 |
| 2387 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] cshrc path 설정..
de1.cshrc 이후 virtuoso 실행시 나오는 메세지 입니다. 정확한 내용 첨부합니다. &nbs.. |
조인신 | 17.03.24 | 8 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 821 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1878 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4172 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8253 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1281 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2430 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5171 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 특허 |
Negative capacitance FinFET device and manufacturing method of the s..
device and having a negative capacitance, wherein the FinFET device has an extensio.. |
신창환 | 17.10.20 | 7 |
| 참여교수 성과 - 논문 |
On-chip Jitter Tolerance Measurement Technique with Independent Jitt..
|
강진구 | 15.08.19 | 10 |
| 참여교수 성과 - 특허 |
연속적인 근사 레지스터 아날로그 디지털 변환 장치
“연속적인 근사 레지스터 아날로그 디지털 변환 장치,” 출원번호: 제10-2017.. |
이승훈 | 17.10.18 | 6 |
| 참여교수 성과 - 논문 |
Energy-efficient static sparse-tree adder based on MUX-less bypassin..
|
남병규 | 14.12.15 | 44 |
| 참여교수 성과 - 특허 |
레인지-스케일링 기반의 복합 파이프라인 아날로그-디지털 컨버터
“레인지-스케일링 기반의 복합 파이프라인 아날로그-디지털 컨버터,” 출원번.. |
이승훈 | 17.10.18 | 3 |
| 참여교수 성과 - 특허 |
데이터 구동 회로 및 이를 포함하는 표시 장치
“데이터 구동 회로 및 이를 포함하는 표시 장치,” 출원번호: 제10-2017-0012.. |
이승훈 | 17.10.18 | 0 |
| 참여교수 성과 - 논문 |
A Reference-Less Injection-Locked Clock-Recovery Scheme for Multilev..
|
제민규 | 14.09.29 | 36 |
| 참여교수 성과 - 특허 |
부분 소자 정합 기법 기반의 전류 구동 디지털 아날로그 컨버터
“부분 소자 정합 기법 기반의 전류 구동 디지털 아날로그 컨버터,” 출원번호.. |
이승훈 | 17.10.18 | 0 |
| 참여교수 성과 - 논문 |
High Bandwidth Efficiency and Low Power Consumption Walsh Code Imple..
|
제민규 | 14.09.29 | 34 |
| 참여교수 성과 - 특허 |
이중채널 비동기 파이프라인 SAR ADC
“이중채널 비동기 파이프라인 SAR ADC,” (10비트 200MS/s 28nm CMOS), 출원.. |
이승훈 | 17.10.18 | 1 |
| 참여교수 성과 - 특허 |
Digital-to-analog converter, driving integrated circuit, and display..
device”, [미국 출원 관리번호 P2017-0079US, 출원번호 15/439,647, 출원일자 2017.. |
이승훈 | 17.10.18 | 4 |
| 참여교수 성과 - 특허 |
채널 간 오프셋 부정합을 최소화하는 시간 인터리빙 구조의 파이프라인 S..
“채널 간 오프셋 부정합을 최소화하는 시간 인터리빙 구조의 파이프라인 SAR ADC,&.. |
이승훈 | 17.10.18 | 1 |
| 참여교수 성과 - 논문 |
Non-Contact Gesture Recognition Using the Electric field Disturbance..
|
김영철 | 14.09.25 | 9 |
| 참여교수 성과 - 논문 |
design of a Half-Ring Type Dipole Antenna for WLAN Communications
|
김영철 | 14.09.25 | 7 |
| 참여교수 성과 - 논문 |
Effect of Trench depth Variation on Phase Change Memory Operation us..
|
윤일구 | 14.09.25 | 12 |
| 참여교수 성과 - 논문 |
열악한 환경에서의 성능개선을 위한 교통표지판 검출(detection) 알고리즘
|
정용진 | 14.09.25 | 6 |
| 참여교수 성과 - 특허 |
양방향성 주파수 검출기를 이용한 기준신호를 사용하지 않는 광대역 클락..
양방향성 주파수 검출기(FD: Frequency detector)와 주파수 대역 선택기를 이용한 기준 .. |
강진구 | 17.10.16 | 9 |
| 참여교수 성과 - 논문 |
decision Tree Algorithm for Hand Language Translation Using Kinect
|
정용진 | 14.09.25 | 2 |
| 참여교수 성과 - 논문 |
카메라 기반의 절대좌표를 이용한 스마트TV용 UI device
|
정용진 | 14.09.25 | 9 |
| 참여교수 성과 - 논문 |
design of Hough transform gardware accelerator for Lane detection
|
정용진 | 14.09.25 | 3 |


