
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1054 |
[답변] LVS 문제
dec.or.kr MS 공정의 경우 res 와 cap 을 사용했을 때는 calibre LVS, PEX 시에 제공하.. |
조인신 | 16.04.19 | 10 |
| 1053 |
[박성경] SoC designer Plus와 Platform Architect MCO의 차이점
안녕하세요, 부산대학교 박성경 교수님 연구실의 박준규입니다. EDA Tool중에서 ARM사의.. |
박준규 | 16.04.14 | 9 |
| 1052 |
[답변] SoC designer Plus와 Platform Architect MCO의 차이점
IdeC 선혜승입니다 SoC designer 와 platform architect .. |
선혜승 | 16.04.14 | 11 |
| 1051 |
[유창식] Synopsys XA 문의
안녕하세요? 한양대학교 유창식 교수님 연구실 정동혁 입니다. Synopsys에서 .. |
정동혁 | 16.04.12 | 19 |
| 1050 |
[답변] Synopsys XA 문의
안녕하세요. IdeC 연구원 조인신입니다. 선혜승 연구원님이 유선상으로 말씀 .. |
조인신 | 16.04.12 | 12 |
| 1049 |
[답변] Synopsys XA 문의
IdeC 선혜승입니다 해당 내용은 유선상으로 답변 드렸습니다&nbs.. |
선혜승 | 16.04.12 | 13 |
| 1048 |
[박영철] MPW 공정관련 질문입니다.
der MIM is not allowed. 2.PO.W.50.1: Min. gate length for 5.0V NMOS transi.. |
김혁 | 16.04.08 | 16 |
| 1047 |
[답변] MPW 공정관련 질문입니다.
dec.or.kr 에러 메시지 만으로는 원인 파악이 어렵습니다. 담당 연구.. |
조인신 | 16.04.11 | 33 |
| 1046 |
[답변] Virtuoso IC6 Calibre 메뉴 없습니다.
안녕하세요. IdeC 연구원 조인신입니다. virtuoso 에 calibre 메뉴를 생성하는.. |
조인신 | 16.04.08 | 31 |
| 1045 |
[답변] HR-POLY질문
안녕하세요. IdeC 연구원 조인신입니다. 우선 공정 진행 관련 문의는 되도록 .. |
조인신 | 16.04.06 | 3 |
| 1044 |
[답변] [답변] HR-POLY질문
제 질문은 평균값이나 오차가 아닌 Distribution을 알고 싶습니다. 공정상에 오차나 온도.. |
배명섭 | 16.04.06 | 7 |
| 1043 |
[답변] [답변] [답변] HR-POLY질문
del 내용도 있으니 참고 하시기 바랍니다. [배명섭 ]님의글 =================.. |
조인신 | 16.04.07 | 8 |
| 1042 |
[김정호] MIM capacitor 사용 관련
안녕하세요, 1603 회차 하이닉스 018 공정 설계 예정자입니다. 디자인에 사용할 MIM ca.. |
김수빈 | 16.04.06 | 19 |
| 1041 |
[답변] MIM capacitor 사용 관련
dec.or.kr 매그나칩 0.18um 공정에서 지원하는 MIM cap 은 M3_M4 타입이며.. |
조인신 | 16.04.06 | 28 |
| 1040 |
[답변] [Synopsys] Primetime PX 문의
IdeC 선혜승입니다 primetime PX 를 사용할 수 있다는 뜻입니다&.. |
선혜승 | 16.04.04 | 13 |
| 1039 |
[답변] Calibre 버전 업데이트를 지원받을수있나요?
안녕하세요. IdeC 연구원 조인신입니다. calibre 설치 파일은 EDA Tool .. |
조인신 | 16.04.01 | 38 |
| 1038 |
[선우명훈] Processor designer 질문입니다.
designer 사용자입니다 매뉴얼에서 프로그램을 켠 뒤 처음에 setup.bat을 실행시켜.. |
배종현 | 16.04.01 | 25 |
| 1037 |
[답변] Processor designer 질문입니다.
designer 버전을 K-2015.06-SP1 win 32 로 깔았고, visual studio 2013로 설치했습니다&.. |
선혜승 | 16.04.01 | 15 |
| 1036 |
[정연배] MPW 0.18um 공정 PEX 에러
calibre 사용하여 DRC LVS 는 정상적으로 통과 되지만 PEX RUN 할 때 ERROR: Coul.. |
김현명 | 16.03.30 | 16 |
| 1035 |
[답변] MPW 0.18um 공정 PEX 에러
dec.or.kr 사용하고 있는 virtuoso 와 calibre 의 버전을 확인하여&n.. |
조인신 | 16.03.30 | 26 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 815 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1870 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4169 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8248 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] [강의개설요청] Verilog를 이용한 RTL 설계 (Timing&Low..
안녕하세요 강의 개설 예정 및 답변 감사드립니다. 혹시 언제쯤 개설예정인 알수 있을.. |
나찬영 | 23.11.20 | 7251 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] [강의개설요청] Verilog를 이용한 RTL 설계 (Timing&Low..
안녕하세요. 성균관대IdeC아카데미 행정원 오소영입니다. 곧 FPGA 보드.. |
집적회로연구실 | 23.11.20 | 7066 |
| 참여교수 성과 - 논문 |
Prediction of Statistical Distribution on Nanosheet FET by Geometric..
|
김정식 | 23.11.16 | 15 |
| 참여교수 성과 - 논문 |
Impact of Displacement defect Owing to Cosmic Rays on Three-Nanomete..
|
김정식 | 23.11.16 | 12 |
| 참여교수 성과 - 논문 |
Investigation Into the degradation of DDR4 DRAM Owing to Total Ioniz..
|
김정식 | 23.11.16 | 16 |
| 참여교수 성과 - 논문 |
Overhang Saddle Fin Sidewall Structure for Highly Reliable DRAM Oper..
|
김정식 | 23.11.16 | 6 |
| 참여교수 성과 - 논문 |
Performance degradation in Static Random Access Memory of 10 nm Node..
|
김정식 | 23.11.16 | 7 |
| 공지사항 |
[홍보_반도체공학회 집적회로설계연구회]최신 반도체 집적회로 설계 기술..
IC design Education Center(IdeC) [홍보]반도체공학회_최신 .. |
이의숙 | 23.11.15 | 7745 |
| 공지사항 |
[IdeC] 제5기 시스템반도체설계실무인력양성 교육생 추가모집 (신청 기간..
demy.idec.or.kr/) |
채워진 | 23.11.10 | 12335 |
| 개설 희망 강좌 신청 |
system verilog, UVM 강의
dence사 xcelium을 사용하는 강의면 좋겠습니다. 감사합니다. |
이세란 | 23.11.09 | 6722 |
| 공지사항 |
[휴무 안내] 11.10(금) KAIST 내부 행사로 휴무
안녕하세요. 2023.11.10(금) KAIST 내부 행사로 인하여 IdeC 전 구성원이 .. |
이의숙 | 23.11.09 | 8505 |
| 참여교수 성과 - 논문 |
Spin-transfer-torque magnetic-tunnel-junction-based low-power nonvol..
|
나태희 | 23.11.08 | 26 |
| 공지사항 |
[IdeC] 2024년 시스템반도체설계실무인력양성사업 공동연구개발기관 모..
|
김가영 | 23.11.06 | 10257 |
| 공지사항 |
[채용]KAIST 반도체설계교육센터 위촉연구원 채용 안내(모집 : ~ 11.17(..
[채용]반도체설계교육센터(IdeC) 연구직 채용(본원 근무)(11.17(금) 12:00) :.. |
이의숙 | 23.11.03 | 9341 |
| 개설 희망 강좌 신청 |
tsmc40nm 공정 합성 & pnr 강의 요청
안녕하세요, POSTECH 심재윤 교수님 연구실에서 박사과정 중인 김병준입니다. 이전에 I.. |
김병준 | 23.11.01 | 5411 |
| 참여교수 성과 - 논문 |
A Polar-demodulation-Based Impedance-Measurement IC Using Frequency-..
|
제민규 | 23.10.30 | 48 |
| 구인/구직 |
[홍보-채용] 전북대학교 교수 초빙
dex.do) 확인하시기 바랍니다 .. |
김가영 | 23.10.30 | 3124 |
| 참여교수 성과 - 논문 |
A V-band Four-Channel Phased Array Transmitter Beamforming IC With 0..
|
홍성철 | 23.10.27 | 24 |
| 공지사항 |
[휴무 안내] 10.25(수) 오후 KAIST 내부 행사로 인한 휴무
안녕하세요. 2023.10.25(수) 13:00~18:00(5시간) KAIST 내부 행사로 인하여 ID.. |
석은주 | 23.10.25 | 7357 |
| 공지사항 |
[IdeC] 제5기 시스템반도체설계실무인력양성 교육생 모집 (신청 기간 : 1..
demy.idec.or.kr/track/apply/view/?&no=8) 8. 기타 정보: 홈페이지 .. |
채워진 | 23.10.19 | 10576 |


