
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 16453 |
[답변] [SF28-2301] Merge 중 DRC error 관련 문의
density 4 오류도 waive 가능한지 문의드립니다. 위치는 std cell 과 메모리 주변입니다... |
김수희 | 23.12.02 | 149 |
| 16452 |
Bulk check 관련 질문입니다.
de 에서 확인했습니다. 하지만 최종 제출해야 하는 gds 파일 이름은 Mxx_XXXX.gds .. |
김상민 | 23.12.02 | 43 |
| 16451 |
[답변] Bulk check 관련 질문입니다.
de 에서 확인했습니다. 하지만 최종 제출해야 하는 gds 파일 이름은 Mxx_XXXX.gds .. |
김연태 | 23.12.02 | 91 |
| 16450 |
SF28공정 Memory Power routing 관련 문의
안녕하세요, 서울과학기술대학교 전자공학과 이승은 교수님 연구실의 고광현 석사연구생.. |
고광현 | 23.12.02 | 13 |
| 16449 |
[답변] SF28공정 Memory Power routing 관련 문의
정확하게 SHORT 인지 보시려면 Merge 후 Physical LVS 를 진행해 보셔야 합니다.&n.. |
김연태 | 23.12.02 | 39 |
| 16448 |
[답변] SF28공정 Memory Power routing 관련 문의
넵 알겠습니다. 혹시 사용하지 Body Bias를 사용하지 않고자 한다면 Routing을 굳이 하.. |
고광현 | 23.12.03 | 48 |
| 16447 |
[답변] [SF28] DRC : GR102o 문의
de cts [get_lib_cells $CTS_ONLY_LIB_CELL_PATTERN_LIST]set_lib_cell_purpose -include.. |
김연태 | 23.12.02 | 128 |
| 16446 |
[답변] [SF28-2301] symindp_rf 소자 vss 질문드립니다.
안녕하세요. IdeC 조인신입니다. symindp_rf 의 propreties 에서 Groun.. |
조인신 | 23.12.04 | 44 |
| 16445 |
[답변] [SF28] DC compiler 합성 관련 db 파일 문의
decap 등 Place and Route 에 사용되는 셀이 있으므로 DC 합성 과정에서는 포함되지 않아.. |
김연태 | 23.12.01 | 29 |
| 16444 |
[SF28-2301] PNR 이후 Formality check 에러 관련
design 부터 pad cell과 관련해서 아래와 같은 에러도 있었는데, 혹시 연관이 있을까요? .. |
이민재 | 23.12.01 | 23 |
| 16443 |
[답변] [SF28-2301] PNR 이후 Formality check 에러 관련
design 부터 pad cell과 관련해서 아래와 같은 에러도 있었는데, 혹시 연관이 있을까요? .. |
김연태 | 23.12.01 | 47 |
| 16442 |
[답변] [SF28] Place 작업중 buffer inverter 에러
de cts [get_lib_cells $CTS_ONLY_LIB_CELL_PATTERN_LIST]#cts onlyset_lib_cell_purpose.. |
김연태 | 23.12.01 | 37 |
| 16441 |
[답변] [SF28-2301회] Merge 서버 관련 문의
안녕하세요, 답변드리겠습니다. 1. DB제출마감 시간이고요, DB제출 FTP 서버는 만.. |
관리자 | 23.12.01 | 19 |
| 16440 |
[SF28-2301] Signal Pin Rule 관련 질문
design에서 make init_design 실행시, 다른 에러는 모두 해결하였는데, check_mv_design .. |
이민재 | 23.12.01 | 24 |
| 16439 |
[답변] [SF28-2301] Signal Pin Rule 관련 질문
design 현재 상태를 점검하는 것이라 점검을 하는 시점에 따라서 결과가 다를 수 있습니.. |
김연태 | 23.12.01 | 52 |
| 16438 |
[SF28] ICC2 안테나 관련 gate area 문의
default gate area로 0.001을 사용해서 진행 중인데 여전히 문제가 되고 있습니다. std .. |
장재용 | 23.12.01 | 28 |
| 16437 |
[답변] [SF28] ICC2 안테나 관련 gate area 문의
default gate area로 0.001을 사용해서 진행 중인데 여전히 문제가 되고 있습니다. std .. |
김연태 | 23.12.01 | 54 |
| 16436 |
[답변] [SF28-2301회차] esd 소자 관련 문의
안녕하세요. IdeC 조인신입니다. 해당 소자의 layout 을 보니 gate 와.. |
조인신 | 23.12.04 | 27 |
| 16435 |
[SF28][연세대학교 민병욱 교수님 연구실] MIM cap 사용시 Dummy fill 관련 문의
de layer를 치기 위함입니다. 아울러, exclude layer가 HKB만 있고 HKT를 위한 exclude .. |
민병욱 | 23.11.30 | 44 |
| 16434 |
[답변] [SF28][연세대학교 민병욱 교수님 연구실] MIM cap 사용시 Dummy fill 관련 ..
de layer만 그려 넣어도 HKB와 HKT dummy 두개 모두 block됩니다. 감사합니다. .. |
민병욱 | 23.11.30 | 38 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 810 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1870 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4169 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8248 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
An Optimized Check-node Operator for Min-Sum Based LDPC decoders
|
정기석 | 14.09.03 | 13 |
| 공지사항 |
2015년 정기 EDA Tool 수요조사 배분수량 공지 안내
dec.or.kr -> 마이페이지 -> EDA Tool 신청내역 - 첨부한 2015년 EDA Tool 수.. |
석은주 | 15.02.24 | 15836 |
| 참여교수 성과 - IP |
Spread spectrum clock generator based on sub-sampling phase locked l..
Category Analog & Mixed Signal > Timing/Clock Circuit > PLL > (Output Freq.) Over.. |
김철우 | 14.09.20 | 16 |
| 참여교수 성과 - 논문 |
An Efficient Check Node Operation Circuit for Min-Sum Based LDPC dec..
|
정기석 | 14.09.03 | 34 |
| 개설 희망 강좌 신청 |
Full-Custom 설계 Flow 교육
2016년 5월 23일~ 5월 25일까지 있었던 [IdeC 연구원 강의]Full-Custom 설계.. |
김정오 | 16.07.06 | 9606 |
| 공지사항 |
02/17(화) IdeC 휴무 안내
&.. |
석은주 | 15.02.13 | 15370 |
| 참여교수 성과 - IP |
Digitally controlled DC-DC buck converter with bang-bang control
des a 6-bit SAR ADC, 6-bit DPWM, analog dead-time & driver circuits, and proposed b.. |
김철우 | 14.09.20 | 9 |
| 공지사항 |
[MPW_2월모집]2015년 MPW 일정 및 참여 안내(~2.23(월) 마감)
dec.or.kr, 042-350-8533● 참가신청 : 바로가기(Click!!) - 신청자 : 지도교수만 가.. |
이의숙 | 15.02.03 | 14976 |
| 참여교수 성과 - IP |
Self-Powered 30μW to 10mW Piezoelectric Energy Harvesting System wit..
devices using ambient vibrational energy. To use PE energy effectively, the harvest.. |
김철우 | 14.09.20 | 15 |
| 공지사항 |
2015년도 IdeC 캠퍼스 선정 공고
dec.or.kr (접수 기간내 도착분 한함) - .. |
김은주 | 15.01.27 | 16704 |
| 참여교수 성과 - IP |
18Gb/s transmitter
decision algorithm enables to alleviate the speed limitation and lower power consum.. |
김철우 | 14.09.20 | 20 |
| 공지사항 |
[MPW_1월모집]2015년 MPW 일정 및 참여 안내(~1.26(월) 마감)
dec.or.kr, 042-350-8533● 참가신청 : 바로가기(Click!!) - 신청자 : 지도교수만 가.. |
이의숙 | 15.01.06 | 16372 |
| 참여교수 성과 - IP |
An MPPT technique for thermal energy harvesting
Category Analog & Mixed Signal > Power Management Circuit > DC-DC Converter > Oth.. |
김철우 | 14.09.20 | 3 |
| 공지사항 |
JICAS 논문 모집 안내
dec.or.kr 로 신청 및 접수 &n.. |
전항기 | 14.12.26 | 17606 |
| 참여교수 성과 - IP |
Reduced Sample and Hold (S/H) count 100MS/s 10-bit Pipeline Analog-t..
der 11-Bit > (Conversion Rate) 100MSPS ~ 200MSPS description A 100MS/s 10-bi.. |
김철우 | 14.09.20 | 20 |
| 개설 희망 강좌 신청 |
암호관련 강좌 개설 희망합니다.
decription 도 강좌내용에 추가되었으면 합니다. (VOD 서비스가 지원되었으면 합.. |
심현승 | 16.03.31 | 10776 |
| 공지사항 |
[MPW_12월모집]2015년 MPW 일정 및 참여 안내(~12.29(월) 마감
dec.or.kr, 042-350-8533● 참가신청 : 바로가기(Click!!) - 신청자 : 지도교수만 가.. |
이의숙 | 14.12.17 | 16349 |
| 참여교수 성과 - IP |
5.12GHz injection-locked phase locked loop
ded with DLL. The number of stages of DLL is able to be adjusted for changing injec.. |
김철우 | 14.09.20 | 12 |
| 참여교수 성과 - IP |
4.5GHz Injection locked all-digital PLL
der and ΣΔ modulator noise. The output clock of this circuit is 4.5GHz and input re.. |
김철우 | 14.09.20 | 17 |
| 참여교수 성과 - IP |
2.7GHz Sub-sampling phase locked loop
detector and FLL loop with deadzone creator. During locked state, FLL loop’s charge.. |
김철우 | 14.09.20 | 19 |


