
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 16390 |
[답변] FDSOI PNR 결과 merge 서버에서의 LVS 관련 질문드립니다
dence로 불러와서 command_to_change_spi 적용한 .spi 파일의 넷리스트와 LVS 진행하였습.. |
김연태 | 23.11.30 | 13 |
| 16389 |
[답변] FDSOI PNR 결과 merge 서버에서의 LVS 관련 질문드립니다
dence로 불러와서 command_to_change_spi 적용한 .spi 파일의 넷리스트와 LVS 진행하였습.. |
유지민 | 23.11.30 | 11 |
| 16388 |
[답변] FDSOI PNR 결과 merge 서버에서의 LVS 관련 질문드립니다
dence로 불러와서 command_to_change_spi 적용한 .spi 파일의 넷리스트와 LVS 진행하였습.. |
김연태 | 23.11.30 | 69 |
| 16387 |
PAD 관련 DRC(GR953) Waive 가능할까요?
안녕하세요! 경희대학교 홍상훈 교수님 연구실 한재훈입니다. PAD와 E.. |
홍상훈 | 23.11.28 | 104 |
| 16386 |
[답변] PAD 관련 DRC(GR953) Waive 가능할까요?
안녕하세요. IdeC 조인신입니다. 해결해야 하는 에러입니다. &.. |
조인신 | 23.11.29 | 192 |
| 16385 |
[답변] [SS28-2302] 공정에서 제공하는 minimum capacitance 문의
안녕하세요. IdeC 조인신입니다. vncap 의 최소 L=W=5um 입니다. L&a.. |
조인신 | 23.11.28 | 67 |
| 16384 |
[답변] [SF28-2301회] BulkChecker Waive 문의드립니다.
de pdf 를 확인해 보시기 바랍니다. layout 에 문제가 없는 것인지도 다시 확인해 보시.. |
조인신 | 23.11.28 | 34 |
| 16383 |
[답변] [SF28-2301회] BulkChecker Waive 문의드립니다.
de 확인해 보았는데, 아래와 같이 NWELL과 PWELL 연결이 동일 bias로 잡히는 것을 방지하.. |
이준하 | 23.11.29 | 29 |
| 16382 |
[답변] [SF28-2301회] BulkChecker Waive 문의드립니다.
dec.or.kr [이준하]님의 글 ==========================================.. |
조인신 | 23.12.04 | 42 |
| 16381 |
[답변] PERC 라이센싱 관련 문의
안녕하세요. IdeC 조인신입니다. PERC 진행 설정에 대비해서 라이선스.. |
조인신 | 23.11.29 | 34 |
| 16380 |
T3 Layer 관련 문의.
안녕하세요 한양대학교 회로 및 시스템 연구실 김지우입니다. IdeC에서 MPW를 .. |
김지우 | 23.11.28 | 36 |
| 16379 |
[답변] T3 Layer 관련 문의.
안녕하세요. IdeC 조인신입니다. 네 지원하는 layer 입니다. 첨부한 .. |
조인신 | 23.11.28 | 81 |
| 16378 |
[질문] synopsys TCAD, Kinetic Monte Carlo ReRAM
deling 관련하여 mechanism 질문이 있어서 질문드리게 되었습니다. 다음은 질문 요약입니.. |
이중호 | 23.11.28 | 32 |
| 16377 |
[답변] [질문] synopsys TCAD, Kinetic Monte Carlo ReRAM
demo.gzp)를 살펴보면 KMCdefects 구문 내에 2개의 parti.. |
정재희 | 23.12.14 | 55 |
| 16376 |
[답변] [질문] synopsys TCAD, Kinetic Monte Carlo ReRAM
deling 관련하여 mechanism 질문이 있어서 질문드리게 되었습니다. 다음은 질문 요약입니.. |
정재희 | 23.11.28 | 54 |
| 16375 |
[SF28-2301] Clock gating cell 관련 문의
design 코드를 그대로 가져와서 사용하고 있습니다. 기존 LPP에서 사용한 clock gating c.. |
이민재 | 23.11.28 | 23 |
| 16374 |
[답변] [SF28-2301] Clock gating cell 관련 문의
deal_network 를 지정 하고 합성 과정에서는 해당 구간에 timing opt 를 하지 않고 .. |
김연태 | 23.11.30 | 35 |
| 16373 |
[SF28] corner PCEND 문의
de corner에서 PCEND에서 DRC가 발생합니다. top, bottom boundary의 왼쪽, 오른쪽 끝에.. |
장재용 | 23.11.28 | 28 |
| 16372 |
[답변] [SF28] corner PCEND 문의
de corner에서 PCEND에서 DRC가 발생합니다. top, bottom boundary의 왼쪽, 오른쪽 끝에.. |
김연태 | 23.11.30 | 15 |
| 16371 |
[답변] [SF28] corner PCEND 문의
de corner에서 PCEND에서 DRC가 발생합니다. top, bottom boundary의 왼쪽, 오른쪽 끝에.. |
장재용 | 23.11.30 | 10 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 803 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1867 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4169 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8247 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
design of a D-band LNA with Complex Neutralization Technique in 28-n..
|
이재성 | 26.01.15 | 11 |
| 참여교수 성과 - 특허 |
표시 장치 및 이를 포함하는 전자 장치
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 8 |
| 참여교수 성과 - 특허 |
단일 극성 동적 비교기 회로
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 1 |
| 참여교수 성과 - 특허 |
단일 극성 증폭기 회로
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 2 |
| 참여교수 성과 - 특허 |
단일 극성 동적 로직 회로
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 3 |
| 참여교수 성과 - 특허 |
슬루율이 향상된 버퍼 증폭기
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 4 |
| 참여교수 성과 - 특허 |
슬루율 향상을 위한 입력단을 포함한 버퍼 증폭기
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 3 |
| 참여교수 성과 - 특허 |
추가 동적 전류를 통해 슬루율을 향상시키는 버퍼 증폭기
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 2 |
| 참여교수 성과 - 특허 |
추가 동적 전류를 이용하여 슬루율을 향상시킨 버퍼 증폭기
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 4 |
| 참여교수 성과 - 특허 |
동적 전류원을 포함한 버퍼 증폭기
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 3 |
| 참여교수 성과 - 논문 |
A Wideband V-band ×4 Amplifier-FrequencyMultiplier Chain
|
이재성 | 26.01.15 | 5 |
| 참여교수 성과 - 특허 |
증폭기용 슬루율 향상 장치 및 방법
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 2 |
| 공지사항 |
[홍보] ISSCC 2026: Advancing AI with IC & SoC Innovations
dent Research Preview - 2월 16일(월): Plenary 4편, Regular Technical Se.. |
전우숙 | 26.01.15 | 5082 |
| 참여교수 성과 - 특허 |
저항형 센서의 센싱 장치 및 방법
본 연구는 IdeC에서 EDA Tool를 지원받아 수행하였습니다. |
김종석 | 26.01.15 | 8 |
| 참여교수 성과 - 논문 |
A 101.8-dB-SNDR third-order Noise-Coupled Zoom ADC with Noise-Shapin..
|
박상규 | 26.01.15 | 4 |
| 참여교수 성과 - 논문 |
A 400-MS/s 2-b/cycle Second-order Noise-shaping SAR ADC Using FIA-ba..
|
박상규 | 26.01.15 | 4 |
| 참여교수 성과 - 특허 |
CURRENT OFFSET deTECTION AMPLIFIER CIRCUIT FOR PUF BASED ON MAGNETOR..
CURRENT OFFSET deTECTION AMPLIFIER CIRCUIT FOR PUF BASED ON MAGNETORESISTIVE RANDOM.. |
정성욱 | 26.01.15 | 2 |
| 참여교수 성과 - 특허 |
DUAL MOde INVERTER-BASED WRITE TERMINATION CIRCUIT, METHOD THEREOF, ..
DUAL MOde INVERTER-BASED WRITE TERMINATION CIRCUIT, METHOD THEREOF, AND deVICES HAV.. |
정성욱 | 26.01.15 | 0 |
| 참여교수 성과 - 논문 |
A 4.6 μW, 133-VPP Common-Mode Interference-Tolerant Biopotential Amp..
|
김성진 | 26.01.15 | 3 |
| 참여교수 성과 - 논문 |
FPGA-Based Integer-Only Hardware Accelerator for YOLOv3-Tiny Model
|
강진구 | 26.01.14 | 1 |


