
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 5030 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] TCAD 관련하여 문의드립..
de; Tutorial > IC WorkBench Edit/View Plus Interface > 1. Working With t.. |
장은경 | 19.04.19 | 7 |
| 5029 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] TCAD 관련하여 ..
de; Tutorial > IC WorkBench Edit/View Plus Interface > 1. Working With t.. |
조인신 | 19.04.19 | 37 |
| 5028 |
[답변] chip수령에 관해 문의드립니다.
안녕하세요. IdeC 연구원 조인신입니다. 추가 제공분에 대해서는 공정 및 회차.. |
조인신 | 19.04.18 | 27 |
| 5027 |
ICvalidator 구버전
안녕하세요. 포항공과대학교 김병섭 교수님 연구실의 김광민입니다. .. |
김광민 | 19.04.18 | 15 |
| 5026 |
[답변] ICvalidator 구버전
안녕하세요. IdeC 연구원 조인신입니다. 요청한 2015.06-SP2-5 버전은 ID.. |
조인신 | 19.04.18 | 6 |
| 5025 |
[답변] [답변] ICvalidator 구버전
안녕하세요. 답변 감사합니다. 스크립트에 대한 불확실한 .. |
김광민 | 19.04.18 | 7 |
| 5024 |
[답변] [답변] [답변] ICvalidator 구버전
요청하신 대로 2015.06-SP2-5 버전의 설치 파일을 synopsys 사에 제공가능한지.. |
조인신 | 19.04.18 | 12 |
| 5023 |
하이퍼스레딩 질문드립니다.
dence에서 자료를 보면 multi-core 사용시 인위적으로 물리적인 코어의 개수를 늘린 하이.. |
노영석 | 19.04.17 | 18 |
| 5022 |
[답변] 하이퍼스레딩 질문드립니다.
dence에서 자료를 보면 multi-core 사용시 인위적으로 물리적인 코어의 개수를 늘린 하이.. |
조인신 | 19.04.17 | 38 |
| 5021 |
[답변] Wafer thickness 문의
안녕하세요. IdeC 연구원 조인신입니다. DB하이텍 180nm 공정의 칩 두께는 254.. |
조인신 | 19.04.17 | 19 |
| 5020 |
[답변] ADL 오류 관련 문의
안녕하세요. IdeC 연구원 조인신입니다. 해당 사항은 에러가 아니면 설계.. |
조인신 | 19.04.17 | 18 |
| 5019 |
[답변] Magna 0.18um 1902 관련
안녕하세요. IdeC 연구원 조인신입니다. 1. 사용하고 있는 display.drf 파일에.. |
조인신 | 19.04.16 | 31 |
| 5018 |
platform architect 질문드립니다.
안녕하세요 부산대학교 박성경 교수님 연구실 학생 조석재 입니다 PA관련해서 질문 드리.. |
박성경 | 19.04.16 | 24 |
| 5017 |
[답변] platform architect 질문드립니다.
IdeC 선혜승입니다 갖고 계신 라이센스 파일이 있을테니 열어서 .. |
선혜승 | 19.04.16 | 24 |
| 5016 |
삼성 65nm Standard Cell 위치 관련
안녕하세요 고려대학교 이재성 교수님 연구실 박사과정 유정환입니다. de.. |
유정환 | 19.04.15 | 19 |
| 5015 |
[답변] 삼성 65nm Standard Cell 위치 관련
design compiler 를 띄운 뒤 read_verilog 명령을 통해 읽어들일 수 있습니다&nbs.. |
선혜승 | 19.04.16 | 17 |
| 5014 |
[답변] [답변] 삼성 65nm Standard Cell 위치 관련
dence Virtuoso 상에서 Schematic 셀 기반으로 Verilog-In 하려면 삼성 65nm의 Standard .. |
유정환 | 19.04.16 | 8 |
| 5013 |
[답변] [답변] [답변] 삼성 65nm Standard Cell 위치 관련
dence Virtuoso 상에서 Schematic 셀 기반으로 Verilog-In 하려면 삼성 65nm의 Standard .. |
선혜승 | 19.04.16 | 25 |
| 5012 |
CDF&netlist mismatch
dence Spectre Verilog 시뮬레이션 진행 중 문제점이 발생하여 질문 드립니다. 실수로 .. |
송인호 | 19.04.15 | 23 |
| 5011 |
[답변] CDF&netlist mismatch
dence Spectre Verilog 시뮬레이션 진행 중 문제점이 발생하여 질문 드립니다. 실수로 .. |
조인신 | 19.04.16 | 34 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 803 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1866 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4169 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8247 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 공지사항 |
2017년도 참여교수 신청 접수 안내
dec.or.kr) – 연구회원 신청(교수님만 해당) .. |
김영지 | 16.09.30 | 7853 |
| 참여교수 성과 - IP |
Non-Receptive Voltage Clock Generator for Time-delay Circuit in CAN ..
Non-Receptive Voltage Clock Generator for Time-delay Circuit in CAN Communica.. |
차형우 | 15.08.31 | 13 |
| 공지사항 |
ISOCC 2016 Chip design Contest 개최 (2016.10.24, 제주 라마다호텔)
dec.or.kr) 에서 지도교수 계정으로 접속 후 마이페이지-IdeC참여내역-CDC신청내역에서 .. |
김하늘 | 16.09.20 | 7762 |
| 참여교수 성과 - 논문 |
적분기간 증폭기 공유 기법을 이용한 센서용 저전력 delta-Sigma modulator
|
범진욱 | 14.09.03 | 7 |
| 공지사항 |
[MPW] 2016년 MPW 모집 종료 안내
dec.or.kr |
이의숙 | 16.08.24 | 6710 |
| 공지사항 |
[MPW]MPW(Multi-Project Wafer) 삼성 65nm 공정용 아날로그 셀 라이브러..
IC design Education Center(IdeC) MPW(Multi-Project Wafer).. |
이의숙 | 16.08.18 | 11080 |
| 공지사항 |
2016 IdeC SoC Congress 개최 소식(2016.06.30(금), KAIST KI빌딩내)
IC design Education Center(IdeC) 2016 IdeC SoC Congress .. |
이의숙 | 16.07.04 | 7747 |
| 공지사항 |
** 2016년도 Mentor Tool 라이선스 배포 **
dec.or.kr) |
석은주 | 16.07.01 | 6845 |
| 공지사항 |
** 2016년도 Cadence Tool 라이선스 배포 **
dence Tool 라이선스 배포 ** Cadence Tool 라이선스를 아래와 같이 배포합니다.. |
석은주 | 16.06.29 | 7102 |
| 참여교수 성과 - IP |
TFT-LCD Controller
devices. The TFT-LCD controller has AHB’s master and slave interfaces with 32bit da.. |
이찬호 | 15.08.27 | 24 |
| 공지사항 |
제6회 지능형 차량용 전자 Workshop 2016
deep neural network 서울대 최기영 교수 차량용 반도체 노화 및 소프트 .. |
이한나 | 16.06.16 | 9372 |
| 참여교수 성과 - IP |
LPDDR Memory Controller
devices. The LPDDR memory controller has AHB interface 128bit data width and contro.. |
이찬호 | 15.08.27 | 18 |
| 공지사항 |
[MPW]7월 설계 참여팀 모집 안내
dec.or.kr ♦ 참가신청 신청기간 : 위의 일정표.. |
이의숙 | 16.06.15 | 6661 |
| 공지사항 |
2016 IdeC SoC Congress 개최(2016.06.30(금), KAIST KI빌딩내)
dec.or.kr, 042-350-4428  .. |
이의숙 | 16.06.09 | 7198 |
| 참여교수 성과 - IP |
High-speed-clock-circuit-using-XOR-design
design |
최준림 | 15.08.27 | 12 |
| 공지사항 |
[6월]MPW 모집 안내
dec.or.kr ♦ 참가신청 신청기간 : 위의 일정표.. |
이의숙 | 16.05.23 | 6592 |
| 참여교수 성과 - IP |
Current-Mode-CMOS-DC-DC-Buck-Converter-with-On-Chip-Current-Sensing
de-CMOS-DC-DC-Buck-Converter-with-On-Chip-Current-Sensing |
최준림 | 15.08.27 | 10 |
| 공지사항 |
[채용공고] Synopsys Korea 인재채용
design flow에 대한 이해 우대 Sr. Customer Success Engineer -&nbs.. |
석은주 | 16.05.16 | 9305 |
| 참여교수 성과 - 논문 |
A Low Power 74.3dB SNR 0.11 μm CMOS 2nd order delta-Sigma Modulator ..
|
범진욱 | 14.09.03 | 7 |
| 공지사항 |
2016 IdeC SoC Congress Chip design Contest 개최
dec.or.kr)에서 지도교수 계정으로 접속 후 마이페이지-MPW신청내역에서 확인해 주시기 .. |
김하늘 | 16.05.02 | 5989 |


