
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3710 |
[답변] [답변] [답변] Magnachip 180nm LVS 관련 문의
de 를 추가해주면 해결 될 것입니다. ex) VARI.. |
조인신 | 18.04.30 | 71 |
| 3709 |
[답변] TCAD tool 관련하여 문의드립니다.
안녕하세요. IdeC 연구원 조인신입니다. 우선 라이선스 파일에 작성한 내.. |
조인신 | 18.04.30 | 7 |
| 3708 |
[답변] [답변] TCAD tool 관련하여 문의드립니다.
안녕하세요 license 및 setup에 관한 문제는 다 해결하였는데 같은 오류가 발생.. |
이가원 | 18.04.30 | 3 |
| 3707 |
[답변] [답변] [답변] TCAD tool 관련하여 문의드립니다.
/etc/hosts 파일을 확인 바랍니다. /etc/hosts 라는 파일에 hostname 이 등록이 되어 있.. |
조인신 | 18.04.30 | 3 |
| 3706 |
[답변] 매그나 180nm 공정 질문있습니다.
density rule 은 제공하는 문서 중 HL18G-D2.1.pdf 파일의 69페이지에 있습니다. &.. |
조인신 | 18.04.27 | 9 |
| 3705 |
[유창식] synopsys DC setup 관련 문의
안녕하세요? 한양대학교 유창식 교수님 연구실 정동혁 입니다. Synopsys DC se.. |
정동혁 | 18.04.25 | 17 |
| 3704 |
[답변] synopsys DC setup 관련 문의
IdeC 선혜승입니다 캡쳐해주신 그림은  .. |
선혜승 | 18.04.26 | 7 |
| 3703 |
[답변] [답변] synopsys DC setup 관련 문의
답변 감사드립니다. 한가지 더 문의를 드립니다. 혹시 symbolic_lib 파일이 없.. |
정동혁 | 18.04.26 | 7 |
| 3702 |
[답변] [답변] [답변] synopsys DC setup 관련 문의
IdeC 선혜승입니다 지장 없습니다 GUI 를 띄.. |
선혜승 | 18.04.26 | 30 |
| 3701 |
[답변] 삼성 65nm 디지털 회로 레이아웃 스트림 인/아웃에 대해 문의드립니다.
depth 30 -map_layer $STREAM_OUT_MAP -output_pin {geometry text} -keep_data_type -.. |
선혜승 | 18.04.25 | 38 |
| 3700 |
[답변] DRC에러중 질문있습니다!
안녕하세요. IdeC 연구원 조인신입니다. 2단 가드링으로 인해 가드링 안에 있.. |
조인신 | 18.04.24 | 19 |
| 3699 |
[답변] 2018년도 1회차 pdk
IdeC 선혜승입니다 셀들의 구조와 내용에는 전혀 .. |
선혜승 | 18.04.23 | 8 |
| 3698 |
[유창식] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
정동혁 | 18.04.20 | 8 |
| 3697 |
[답변] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
조인신 | 18.04.20 | 5 |
| 3696 |
[답변] [답변] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
정동혁 | 18.04.20 | 2 |
| 3695 |
[답변] [답변] [답변] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
조인신 | 18.04.20 | 2 |
| 3694 |
[답변] [답변] [답변] [답변] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
정동혁 | 18.04.20 | 7 |
| 3693 |
[답변] [답변] [답변] [답변] [답변] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
선혜승 | 18.04.20 | 5 |
| 3692 |
[답변] [답변] [답변] [답변] [답변] [답변] Virtuoso 6.1.6 verilog-in 문의
default 상태에서 제가 바꾼 내용입니다. config 창에서 나오는 하위 module.. |
정동혁 | 18.04.20 | 21 |
| 3691 |
[답변] 삼성 65nm 공정 패드 관련 문의
IdeC 선혜승입니다 아래 그림처럼 CLTCH 에 1로 부여하면 됩니다&n.. |
선혜승 | 18.04.20 | 34 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 803 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1867 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4169 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8247 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 공지사항 |
2017년도 참여교수 신청 접수 안내
dec.or.kr) – 연구회원 신청(교수님만 해당) .. |
김영지 | 16.09.30 | 7853 |
| 참여교수 성과 - IP |
Non-Receptive Voltage Clock Generator for Time-delay Circuit in CAN ..
Non-Receptive Voltage Clock Generator for Time-delay Circuit in CAN Communica.. |
차형우 | 15.08.31 | 13 |
| 공지사항 |
ISOCC 2016 Chip design Contest 개최 (2016.10.24, 제주 라마다호텔)
dec.or.kr) 에서 지도교수 계정으로 접속 후 마이페이지-IdeC참여내역-CDC신청내역에서 .. |
김하늘 | 16.09.20 | 7762 |
| 참여교수 성과 - 논문 |
적분기간 증폭기 공유 기법을 이용한 센서용 저전력 delta-Sigma modulator
|
범진욱 | 14.09.03 | 7 |
| 공지사항 |
[MPW] 2016년 MPW 모집 종료 안내
dec.or.kr |
이의숙 | 16.08.24 | 6710 |
| 공지사항 |
[MPW]MPW(Multi-Project Wafer) 삼성 65nm 공정용 아날로그 셀 라이브러..
IC design Education Center(IdeC) MPW(Multi-Project Wafer).. |
이의숙 | 16.08.18 | 11080 |
| 공지사항 |
2016 IdeC SoC Congress 개최 소식(2016.06.30(금), KAIST KI빌딩내)
IC design Education Center(IdeC) 2016 IdeC SoC Congress .. |
이의숙 | 16.07.04 | 7747 |
| 공지사항 |
** 2016년도 Mentor Tool 라이선스 배포 **
dec.or.kr) |
석은주 | 16.07.01 | 6845 |
| 공지사항 |
** 2016년도 Cadence Tool 라이선스 배포 **
dence Tool 라이선스 배포 ** Cadence Tool 라이선스를 아래와 같이 배포합니다.. |
석은주 | 16.06.29 | 7102 |
| 참여교수 성과 - IP |
TFT-LCD Controller
devices. The TFT-LCD controller has AHB’s master and slave interfaces with 32bit da.. |
이찬호 | 15.08.27 | 24 |
| 공지사항 |
제6회 지능형 차량용 전자 Workshop 2016
deep neural network 서울대 최기영 교수 차량용 반도체 노화 및 소프트 .. |
이한나 | 16.06.16 | 9372 |
| 참여교수 성과 - IP |
LPDDR Memory Controller
devices. The LPDDR memory controller has AHB interface 128bit data width and contro.. |
이찬호 | 15.08.27 | 18 |
| 공지사항 |
[MPW]7월 설계 참여팀 모집 안내
dec.or.kr ♦ 참가신청 신청기간 : 위의 일정표.. |
이의숙 | 16.06.15 | 6661 |
| 공지사항 |
2016 IdeC SoC Congress 개최(2016.06.30(금), KAIST KI빌딩내)
dec.or.kr, 042-350-4428  .. |
이의숙 | 16.06.09 | 7198 |
| 참여교수 성과 - IP |
High-speed-clock-circuit-using-XOR-design
design |
최준림 | 15.08.27 | 12 |
| 공지사항 |
[6월]MPW 모집 안내
dec.or.kr ♦ 참가신청 신청기간 : 위의 일정표.. |
이의숙 | 16.05.23 | 6592 |
| 참여교수 성과 - IP |
Current-Mode-CMOS-DC-DC-Buck-Converter-with-On-Chip-Current-Sensing
de-CMOS-DC-DC-Buck-Converter-with-On-Chip-Current-Sensing |
최준림 | 15.08.27 | 10 |
| 공지사항 |
[채용공고] Synopsys Korea 인재채용
design flow에 대한 이해 우대 Sr. Customer Success Engineer -&nbs.. |
석은주 | 16.05.16 | 9305 |
| 참여교수 성과 - 논문 |
A Low Power 74.3dB SNR 0.11 μm CMOS 2nd order delta-Sigma Modulator ..
|
범진욱 | 14.09.03 | 7 |
| 공지사항 |
2016 IdeC SoC Congress Chip design Contest 개최
dec.or.kr)에서 지도교수 계정으로 접속 후 마이페이지-MPW신청내역에서 확인해 주시기 .. |
김하늘 | 16.05.02 | 5989 |


