
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 134 | 실전 아날로그 회로 설계 및 실습 | 김재완 교수 강원대학교 | 2026.03.22 |
| 133 | (2025) Cell-Based Chip Design Flow_Day5 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 132 | (2025) Cell-Based Chip Design Flow_Day4 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 131 | (2025) Cell-Based Chip Design Flow_Day3 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 130 | (2025) Cell-Based Chip Design Flow_Day2 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 129 | (2025) Cell-Based Chip Design Flow_Day1 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 128 | [IDEC 제작강좌] Synopsys Verdi 를 이용한 RTL 디버깅 및 검증 | 김용우/부교수/한국교원대학교 | 2025.10.21 |
| 127 | siC 전력반도체 | 석오균/조교수/부산대학교 | 2025.08.11 |
| 126 | 아날로그 회로의 산포 및 잡음 저감 기법(2025) | 고형호/교수/충남대학교 | 2025.08.04 |
| 125 | 완전주문형AsiC 설계를 위한 레이아웃 | 최진호 교수 부산외국어대학교 | 2025.03.23 |
| 124 | Standard Cell Based Design (RTL-to-GDsiI) | 박희천 조교수(UNIST) | 2025.01.20 |
| 123 | [IDEC 제작강좌] Cadence Xcelium을 이용한 RTL (Verilog HDL) 설계의 기초 | 송대건/교수/경북대학교 | 2024.11.27 |
| 122 | [IDEC 제작강좌] Cadence Genus를 이용한 VLsi 로직 합성의 기초 | 송대건/교수/경북대학교 | 2024.11.27 |
| 121 | [IDEC 제작강좌] Synopsys ICC2를 이용한 Auto PnR | 선혜승/교수/한국폴리텍대 | 2024.11.22 |
| 120 | [IDEC 제작강좌] VCS와Verdi를 이용한 simulation및Verification | 선혜승/교수/한국폴리텍대 | 2024.11.22 |
| 119 | [IDEC 제작강좌] 아날로그 Synopsys Hspice 활용법 | 계찬호/조교수/수원대학교 | 2024.11.15 |
| 118 | [IDEC 제작강좌] Timing sign off를 위한 Star-RC/PrimeTime사용법 | 박규란/석사과정/한양대학교 | 2024.11.15 |
| 117 | [IDEC 제작강좌] Innovus를 이용한 Place and Route | 박규란/석사과정/한양대학교 | 2024.11.15 |
| 116 | [IDEC 제작강좌] Design complier의 이해와 사용법 | 박규란/석사과정/한양대학교 | 2024.11.15 |
| 115 | [IDEC 제작강좌] Full Custom Layout Design (PEX) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 114 | [IDEC 제작강좌] Full Custom Layout Design (DRC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 113 | siC 전력반도체소자 | 석오균/조교수/금오공과대학 | 2024.08.29 |
| 112 | (2024) Cell-Based Chip Design Front-End 교육 | 선혜승 교수(한국폴리텍대) | 2024.05.09 |
| 111 | (2024) 반도체 소자 | 이윤종 교수(KAIST) | 2024.05.07 |
| 110 | Reliability of Analog and mixed-signal circuits | 김병호 한양대학교 교수 | 2024.02.07 |
| 109 | Full Custom IC 설계를 위한 Layout 설계 | 최진호 교수 부산외국어대학교 | 2023.09.19 |
| 108 | (2023) WebTCAD 를 활용한 TCAD simulation의 기초 | 김민성 대리(링크글로벌) | 2023.04.27 |
| 107 | 신호 및 전력 무결성 (signal_Power Integrity)를 고려한 Package, PCB 및 Intercon.. | 김영우/교수/세종대 | 2023.03.17 |
| 106 | 전력용 반도체 소자 및 TCAD simulation | 임지용/그룹장/매그나칩반도체 | 2023.03.10 |
| 105 | (2023) [IDEC 연구원 교육] Full-Custom Chip Design Flow | 조인신 책임연구원 (IDEC) | 2023.02.10 |
| 104 | 아날로그 증폭기의 동적 오프셋 제거 기법 및 실습 | 고형호/교수/충남대학교 | 2023.01.06 |
| 103 | 전력용 siC 다이오드 설계 및 공정, 전력용 모스펫 | 석오균 교수 금오공대 | 2022.12.14 |
| 102 | Full Custom IC 설계를 위한 Layout 설계 | 최진호 교수 부산외국어대학교 | 2022.09.28 |
| 101 | silicon Power Device & simulation1 | 임지용 팀장 메그나칩 | 2022.09.28 |
| 100 | MPW 칩 검증을 위한 보드 회로설계 및 PCB 실무교육 | 노승수/연구소장/유엑스팩토리 | 2022.04.01 |
| 99 | 전력용 siC 다이오드 설계 및 공정 | 석오군 교수 금오공대 | 2021.12.16 |
| 98 | Digital Systems Design of AI Semiconductor | 김현 교수 서울과학기술대학교 | 2021.12.06 |
| 97 | 인공지능반도체(DPU) 설계 | 기안도 겸직교수 KAIST | 2021.12.04 |
| 96 | Power Device 이론 및 TCAD Sentaurus를 활용한 simulation | 임지용 팀장 매그나칩 | 2021.09.17 |
| 95 | Full Custom IC 설계 | 최진호 교수 부산외국어대학교 | 2021.09.17 |
| 94 | 신경망(딥러닝)의 고성능 구현 | 강형주/교수/한국기술교육대학교 | 2021.08.04 |
| 93 | (2021) [IDEC 연구원교육] Cell-Based Chip Design Flow 교육 | 선혜승 연구원 (IDEC) | 2021.07.27 |
| 92 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KAIST) | 2021.05.11 |
| 91 | Verilog HDL 중고급 이론 및 디지털 설계 | 조경순 교수 한국외국어대학교 | 2021.04.21 |
| 90 | 반도체 집적회로를 설계하기 위한 Full Custom 개요 | 남철 전무 | 2021.03.09 |
| 89 | Self-timed 회로설계 기술 | 조경록/교수/충북대 | 2021.01.04 |
| 88 | 전력 반도체 소자 | 강해민/박사/University of Cambridge | 2020.12.22 |
| 87 | 전력용 siC 다이오드 설계 및 공정 | 석오균/교수/금오공대 | 2020.12.22 |
| 86 | 최신 저잡음 연산증폭기 설계기술 및 실습 | 고형호/교수/충남대학교 | 2020.09.21 |
| 85 | Full Custon IC 설계 | 최진호/교수/부산외국어대학교 | 2020.09.21 |
| 84 | (2020) Full-Custom Chip Design Flow | 조인신 연구원(IDEC) | 2020.09.21 |
| 83 | 나노 스케일의 CMOS 공정 및 소자 동향 | 남철 전무(하나텍) | 2020.09.16 |
| 82 | 나노 스케일 공정 시스템의 Full Custom 회로 설계 이론 | 남철 전무(하나텍) | 2020.09.16 |
| 81 | singleCycle,MultiCycle,Pipelined CPU 설계 및 실습 | 심규현 강사(한성대학교) | 2020.09.08 |
| 80 | Data Converter Design (영어 진행) | Professor Ryu, Seung-Tak (KAIST) | 2020.09.01 |
| 79 | XMODEL을 활용한 실리콘포토닉스 시스템 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2020.07.30 |
| 78 | 논리합성 설계툴을 활용한 회로설계 및 STA분석 이해 및 실습 | 손병복 연구소장 (주)아이즈비 | 2020.03.24 |
| 77 | Verilog 설계 언어 초급 | 송재훈 대표이사 INNOTIO(주) | 2020.03.24 |
| 76 | 5G sub-6GHz and mmWave PLL 설계 | 유상선 조교수 평택대학교 | 2020.03.07 |
| 75 | 5G RF Transceiver Design | 유상선 조교수 평택대학교 | 2020.03.07 |
| 74 | Sub-Micron 공정 활용 Full Custom 회로 설계 방법론 | 남철 전무 하나텍 | 2020.03.06 |
| 73 | 최신 CMOS 공정 및 소자 동향 | 남철 전무 하나텍 | 2020.03.06 |
| 72 | SoC 설계를 위한 IC Compiler 실습 | 손병복/연구소장/스마트브이 | 2019.12.19 |
| 71 | SoC 설계를 위한 IC Compiler 활용 교육 | 손병복/연구소장/스마트브이 | 2019.12.19 |
| 70 | 전력반도체를 위한 반도체공정 | 이문석/교수/부산대학교 | 2019.12.19 |
| 69 | 파워반도체 소자 핵심이론 | 강혜민/박사/Cambridge University | 2019.12.19 |
| 68 | Verilog 기초 및 Digital 설계 | 조경순/교수/한국외국어대학교 | 2019.09.25 |
| 67 | 저전력 IoT용 센서 신호 처리 회로 | 고형호/교수/충남대학교 | 2019.09.25 |
| 66 | Verilog를 이용한 Digital System Design - 2019(2) | 강봉순/교수/동아대학교 | 2019.09.23 |
| 65 | Full Custom IC 설계 - 2019(2) | 최진호/교수/부산외국어대학교 | 2019.09.23 |
| 64 | CMOS Analog 전자회로 설계 - 2019(2) | 박주성/이사/(주)텔로팜 | 2019.09.23 |
| 63 | RF IoT 회로(PA,LNA,MIXER) 설계 | 이강윤/교수/성균관대학교 | 2019.08.13 |
| 62 | Power-aware DFT and BIST Design Methodology for SOC Testing | 천범익 교수(동의대) | 2019.08.09 |
| 61 | Full custom Design Flow | 남철/실리콘하모니/이사 | 2019.08.01 |
| 60 | IC 설계를 위한 반도체 공정 | 김민성/교수/동명대학교 | 2019.03.26 |
| 59 | CMOS Analog 전자회로설계 - 2019 | 박주성/교수/부산대학교 | 2019.03.26 |
| 58 | Matlab을 이용한 Digital signal Processing - 2019 | 김태훈/교수/동의과학대 | 2019.03.26 |
| 57 | 아날로그 증폭기의 저잡음 설계 기법 | 고형호/교수/충남대 | 2019.02.16 |
| 56 | IoT 용 저전력 아날로그 집적회로 설계 및 실습 | 이강윤 교수 성균관대학교 | 2019.02.14 |
| 55 | (S-MOOC) 반도체소자 신뢰성 | 김성준/조교수/충북대학교 | 2019.01.08 |
| 54 | Verilog 설계 언어 중급 | 김두영 수석연구원 INNOTIO(주) | 2018.11.28 |
| 53 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2018.11.02 |
| 52 | CMOS RF 트랜시버 회로 설계 실습 (VCO 및 Prescaler 설계이론) | 문용/교수/숭실대학교 | 2018.10.30 |
| 51 | 아날로그 집적회로 설계 | 박영철/교수/한국외국어대학교 | 2018.10.30 |
| 50 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 49 | 임베디드 시스템 설계_Digital Debugging | 심규현 강사 한성대학교 | 2018.10.04 |
| 48 | 구글 텐서플로우로 배우는 필수 딥러닝 알고리즘 | 임성규 Professor Georgia Institute of Technology | 2018.10.01 |
| 47 | [2018-IDEC 연구원 교육] 칩 테스트 교육 | 선혜승 연구원(IDEC) | 2018.08.17 |
| 46 | 32bit 컴퓨터 Verilog로 구현 | 심규현//한성대학교 | 2018.03.08 |
| 45 | Designing with Quartus II Software: Basic Course | 이재철 부장 (AXIOS) | 2018.03.06 |
| 44 | CMOS Analog 전자회로설계 | 최영식/교수/부경대학교 | 2018.02.20 |
| 43 | Full Custom IC 설계 | 최진호/교수/부산외국어대학교 | 2018.02.20 |
| 42 | IC 설계를 위한 반도체 공정 | 김응수/교수/부산외국어대학교 | 2018.02.20 |
| 41 | XMODEL을 활용한 A/D 변환기 및 PLL 회로의 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2018.01.23 |
| 40 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2017.11.30 |
| 39 | Verilog 설계언어 중급 | 김두영 수석연구원 INNOTIO(주) | 2017.11.30 |
| 38 | AMIQ사 DVT(Design Verification Tool) Feature Training | 김천성 대리(Incusolution) | 2017.04.25 |
| 37 | (2017)기가비트 이더넷제어기 설계와 응용설계 | 기안도 소장 (주)다이나릿시스템 | 2017.02.15 |
| 36 | Cortex-M0 DesignStart 기반의 SoC플랫폼 구성 및 활용 | 김지훈 교수 서울과학기술대학교 | 2016.12.19 |
| 35 | VHDL을 이용한 16비트 마이크로프로세서 설계 | 한만수/교수/목포대 | 2016.12.16 |
| 34 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 33 | VLsi 테스팅 | 이현빈 교수 한밭대 | 2016.12.13 |
| 32 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 31 | CMOS Analog 전자회로 설계 | 박주성/교수/부산대학교 | 2016.12.12 |
| 30 | IC 설계를 위한 반도체 공정 | 김응수/교수/부산외국어대학교 | 2016.12.12 |
| 29 | IC 설계를 위한 반도체 소자 | 이문석/교수/부산대학교 | 2016.12.12 |
| 28 | CMOS Analog 회로설계 | 최영식/교수/부경대학교 | 2016.12.12 |
| 27 | (S-MOOC)아날로그집적회로 | 고형호/교수/충남대학교 | 2016.11.10 |
| 26 | 고성능 TI SAR ADC설계를 위한 이론 및 실습 | 홍혁기 박사(전자정보연구소) | 2016.07.27 |
| 25 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2016.06.16 |
| 24 | (2016)[IDEC 연구원 강의]Full-Custom 설계 Flow 교육 | 조인신 연구원(IDEC) | 2016.05.30 |
| 23 | XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 | 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) | 2016.05.25 |
| 22 | (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2016.04.06 |
| 21 | [기본개념강좌시리즈1] single-stage MOS Amplifier | 류승탁 교수(KAIST) | 2016.03.25 |
| 20 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 19 | 아날로그 IC 설계 및 Layout 강좌 | 변영재 교수(UNIST) | 2016.03.14 |
| 18 | RTOS 지원 시스템 설계와 RTOS 이식 | 기안도 소장 (다이나릿시스템) | 2016.02.24 |
| 17 | Wireless Communication system의 이해와 RF IC 설계 기초 | 변영재 교수(UNIST) | 2015.12.16 |
| 16 | (2014) VHDL 코드를 이용한 디지털회로 설계 및 simulation | Honey Durga Tiwari 교수 | 2015.11.23 |
| 15 | 안드로이드 플랫폼 설계방법 및 하드웨어 제어응용 | 김수학 주임 휴인스 | 2015.11.23 |
| 14 | 디지털 신호처리를 위한 고성능 SoC설계 | 박성정 교수 건국대학교 | 2015.11.10 |
| 13 | Matlab을 이용한 Digital signal Processing | 김태훈 부교수(동의과학대) | 2015.11.09 |
| 12 | Full Custom IC 설계 | 최신호 교수(부산외국어대학교) | 2015.11.09 |
| 11 | Verilog 언어를 활용한 FPGA 실습 | 서기범/교수/우송대학교 | 2015.10.29 |
| 10 | VLsi 테스팅 | 박용수 교수 충청대학교 | 2015.10.16 |
| 9 | Verilog 설계언어 초·중급 | 송재훈 대표이사 INNOTIO | 2015.10.15 |
| 8 | (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2015.10.02 |
| 7 | (2015)센서 신호 처리용 아날로그 프론트엔드 설계 기법 | 고형호 교수(충남대학교) | 2015.05.19 |
| 6 | 아나로그 IC 설계 | 변영재 교수(울산과학기술대학교) | 2015.03.17 |
| 5 | [무료세미나]How analog has been evolved_송방섭 교수(U. C. San Diego) | 송방섭 교수(U. C. San Diego) | 2014.10.31 |
| 4 | CMOS 이미지 센서 교육 | 이성수 상무(픽셀플러스) | 2014.10.31 |
| 3 | (2014)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2014.10.31 |
| 2 | (2014)SoC Architecture | 한태희 교수(성균관대학교) | 2014.10.31 |
| 1 | (2013) [IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2013.10.24 |
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 3165 |
silvaco SmartSpice 툴 설치 Network license 오류
안녕하세요. 울산과학기술원 박경민 입니다. SmartSpice 설치 및 라이센스 설정관련하여.. |
박경민 | 19.08.02 | 16 |
| 3164 |
[답변] silvaco SmartSpice 툴 설치 Network license 오류
IDEC 선혜승입니다 아이덱 홈페이지에 교수 아이디로 로그.. |
선혜승 | 19.08.02 | 22 |
| 3163 |
Hostname and IP address registration problem
sir, Greeting, I am AlaaDdin Inje university, NCDL lab. P.. |
송한정 | 19.08.02 | 12 |
| 3162 |
[답변] Hostname and IP address registration problem
sing Dynamic IP Address It's not accessible from outside of your bui.. |
선혜승 | 19.08.02 | 15 |
| 3161 |
Cadence 라이센스 질문드립니다.
sign Framework II License feature "111". 이렇게 나타납니다. 환경 설정을 .. |
김하림 | 19.08.02 | 39 |
| 3160 |
[답변] Cadence 라이센스 질문드립니다.
sign Framework II License feature "111". 이렇게 나타납니다. 환경 설정을 .. |
선혜승 | 19.08.02 | 34 |
| 3159 |
[답변] virtuoso 에러질문입니다
sing parameter 't1' in V2 등이 많이 나옵니다 시뮬레이션을 하기 위한 파라미터.. |
선혜승 | 19.08.02 | 19 |
| 3158 |
65nm 공정 design compiler 합성 중 violated error
sign compiler 합성을 진행하고 있습니다. 아래 사진과 같이 constraint 부분에.. |
감동윤 | 19.08.01 | 14 |
| 3157 |
[답변] 65nm 공정 design compiler 합성 중 violated error
significant_digits (숫자) -to (end_point) 숫자는 보고 싶은 소.. |
선혜승 | 19.08.01 | 13 |
| 3156 |
[답변] [답변] 65nm 공정 design compiler 합성 중 violated error
significant_digits (숫자) -to (end_point) 숫자는 보고 싶은 소.. |
감동윤 | 19.08.01 | 8 |
| 3155 |
[답변] [답변] [답변] 65nm 공정 design compiler 합성 중 violated error
significant_digits (숫자) -to (end_point) 숫자는 보고 싶은 소.. |
선혜승 | 19.08.01 | 30 |
| 3154 |
[답변] PDK에 테크파일 물리는 질문입니다.
sion 이 없다고 나오는 것 같습니다 혹은, root 권한으로 tech file 과&n.. |
선혜승 | 19.08.01 | 32 |
| 3153 |
삼성 서버 mount permission 질문입니다.
sion denied가 나오면서 진행이 되지 않는데, 어떻게 해야하는건가요? |
이명호 | 19.08.01 | 14 |
| 3152 |
[답변] 삼성 서버 mount permission 질문입니다.
sion denied가 나오면서 진행이 되지 않는데, 어떻게 해야하는건가요? |
선혜승 | 19.08.01 | 14 |
| 3151 |
[답변] 캐이던스 PDK 에러 질문입니다.
sic $CDS_INST_DIR/tools/dfII/etc/cdslib/basicINCLUDE $CDSHOME/share/cdssetup/.. |
선혜승 | 19.07.31 | 14 |
| 3150 |
[답변] [답변] 캐이던스 PDK 에러 질문입니다.
sic $CDS_INST_DIR/tools/dfII/etc/cdslib/basicINCLUDE $CDSHOME/share/cdssetup/.. |
구용서 | 19.07.31 | 7 |
| 3149 |
[답변] [답변] [답변] 캐이던스 PDK 에러 질문입니다.
sic $CDS_INST_DIR/tools/dfII/etc/cdslib/basicINCLUDE $CDSHOME/share/cdssetup/.. |
선혜승 | 19.07.31 | 6 |
| 3148 |
[답변] [답변] [답변] [답변] 캐이던스 PDK 에러 질문입니다.
sic $CDS_INST_DIR/tools/dfII/etc/cdslib/basicINCLUDE $CDSHOME/share/cdssetup/.. |
구용서 | 19.08.01 | 3 |
| 3147 |
[답변] [답변] [답변] [답변] [답변] 캐이던스 PDK 에러 질문입니다.
sic $CDS_INST_DIR/tools/dfII/etc/cdslib/basicINCLUDE $CDSHOME/share/cdssetup/.. |
선혜승 | 19.08.01 | 13 |
| 3146 |
[답변] 삼성 65nm 시뮬레이션 Disk quota exceed 에러
simulation 이라는 폴더가 있을 겁니다 거기를 정리하셔야 되겠습.. |
선혜승 | 19.07.31 | 5 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 29 |
e2l-접적회로-집적회로 설계
sign 개요 : 주문형 반도체 집적회로를 설계하기 위한 기초를 다룬다. 이 교재의 1, 2,.. |
구재희 | 05.01.05 | 1031 |
| 28 |
e2l-접적회로-집적회로 설계
sign 개요 : 키워드 : CMOS static logic, CMOS dynamic logic, CMOS sequential lo.. |
구재희 | 05.01.05 | 917 |
| 27 |
e2l-접적회로-집적회로설계
sign 개요 : 키워드 : Combinational circuit, sequential circuit, clocking, powe.. |
구재희 | 05.01.11 | 862 |
| 26 |
e2l-접적회로-AsiC 설계 실무
sign practical 개요 : 현대 전자, 통신, 멀티미디어, 컴퓨터 공학의 핵심기술이라고 .. |
구재희 | 05.01.05 | 775 |
| 25 |
e2l-접적회로-컴퓨터이용설계의 기초
sign 개요 : 1) About the courseThis course covers basics of CAD (Computer-Aided D.. |
구재희 | 05.01.05 | 735 |
| 24 |
e2l-접적회로-CAD 및 컴퓨터시스템 특론
simulation 과 co-synthesis 시스템을 구축하기 위한 방법론에 대하여 연구한다. 이를 위.. |
구재희 | 05.01.05 | 790 |
| 23 |
e2l-접적회로-MOS 논리회로 설계
sign of MOS Logic Circuit 개요 : ● Combinationa logic이란 ? ● Combinational blo.. |
구재희 | 04.12.30 | 802 |
| 22 |
e2l-접적회로-Cell Library 설계 및 Characterization
sign / Characterization 개요 : 키워드 : Cell Library 설계, Characterization |
구재희 | 04.12.30 | 861 |
| 21 |
e2l-접적회로-Full-custom Digital IC 설계 과정과 검증
sign process and verification 개요 : ● Full-custom 설계 과정 (설계사양 결정에서부.. |
구재희 | 04.12.30 | 1322 |
| 20 |
e2l-접적회로-Synchronous Digital System
size) 결정 방법을 교육시킨다. ● 최적의 사이즈를 이용하여 회로들을 레이아웃한 다음,.. |
구재희 | 04.12.30 | 741 |
| 19 |
e2l-접적회로-Dynamic CMOS Logic
size) 결정 방법을 교육시킨다. ● 최적의 사이즈를 이용하여 복합 논리 회로들을 레이아.. |
구재희 | 04.12.30 | 803 |
| 18 |
e2l-접적회로-Static CMOS Logic
size) 결정 방법을 교육시킨다. ● 최적의 사이즈를 이용하여 복합 논리 회로들을 레이아.. |
구재희 | 04.12.30 | 881 |
| 17 |
e2l-접적회로-표준 CMOS 설계 규칙과 Layout 실습
sign Rules and Layout practice 개요 : ● Fan-in & Fan-out의 영향 ● Buffer 설.. |
구재희 | 04.12.30 | 897 |
| 16 |
e2l-접적회로-CMOS 인버터 및 스위치
size) 결정 방법을 교육시킨다. ● 최적의 사이즈를 이용하여 인버터를 레이아웃한 다.. |
구재희 | 04.12.30 | 1286 |
| 15 |
e2l-접적회로-CAD algorithms: design verification of VLsi systems
sign verification of VLsi systems 개요 : ● CAD 알고리즘이란 ? ● switched-level s.. |
구재희 | 04.12.30 | 831 |
| 14 |
e2l-접적회로-Basic Theory and Application of PLL
sic Theory and Application of PLL 개요 : ● CMOS A/D 변환기의 기능과 아날로그 IC .. |
구재희 | 04.12.30 | 786 |
| 13 |
e2l-접적회로-A/D 및 D/A 변환기 설계, 혼성모드 Layout
sign of ADC and DAC and Mixed-signal Layout 개요 : ● CAD 알고리즘이란 ? ● switch.. |
구재희 | 04.12.30 | 748 |
| 12 |
e2l-접적회로-High Speed Interface Circuits
sion line, equalizer |
구재희 | 04.12.30 | 773 |
| 11 |
e2l-접적회로-High-speed, Low-power 회로설계 기술
sign 개요 : ● High-speed, Low-power 회로가 필요한 이유 ● High-speed, Low-power .. |
구재희 | 04.12.30 | 652 |
| 10 |
e2l-접적회로-Memory cell and structure
size) 결정 방법을 교육시킨다. 키워드 : 메모리, ROM, SRAM, DRAM |
구재희 | 04.12.30 | 719 |


