
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 134 | 실전 아날로그 회로 설계 및 실습 | 김재완 교수 강원대학교 | 2026.03.22 |
| 133 | (2025) Cell-Based Chip Design Flow_Day5 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 132 | (2025) Cell-Based Chip Design Flow_Day4 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 131 | (2025) Cell-Based Chip Design Flow_Day3 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 130 | (2025) Cell-Based Chip Design Flow_Day2 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 129 | (2025) Cell-Based Chip Design Flow_Day1 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 128 | [IDEC 제작강좌] Synopsys Verdi 를 이용한 RTL 디버깅 및 검증 | 김용우/부교수/한국교원대학교 | 2025.10.21 |
| 127 | siC 전력반도체 | 석오균/조교수/부산대학교 | 2025.08.11 |
| 126 | 아날로그 회로의 산포 및 잡음 저감 기법(2025) | 고형호/교수/충남대학교 | 2025.08.04 |
| 125 | 완전주문형AsiC 설계를 위한 레이아웃 | 최진호 교수 부산외국어대학교 | 2025.03.23 |
| 124 | Standard Cell Based Design (RTL-to-GDsiI) | 박희천 조교수(UNIST) | 2025.01.20 |
| 123 | [IDEC 제작강좌] Cadence Xcelium을 이용한 RTL (Verilog HDL) 설계의 기초 | 송대건/교수/경북대학교 | 2024.11.27 |
| 122 | [IDEC 제작강좌] Cadence Genus를 이용한 VLsi 로직 합성의 기초 | 송대건/교수/경북대학교 | 2024.11.27 |
| 121 | [IDEC 제작강좌] Synopsys ICC2를 이용한 Auto PnR | 선혜승/교수/한국폴리텍대 | 2024.11.22 |
| 120 | [IDEC 제작강좌] VCS와Verdi를 이용한 simulation및Verification | 선혜승/교수/한국폴리텍대 | 2024.11.22 |
| 119 | [IDEC 제작강좌] 아날로그 Synopsys Hspice 활용법 | 계찬호/조교수/수원대학교 | 2024.11.15 |
| 118 | [IDEC 제작강좌] Timing sign off를 위한 Star-RC/PrimeTime사용법 | 박규란/석사과정/한양대학교 | 2024.11.15 |
| 117 | [IDEC 제작강좌] Innovus를 이용한 Place and Route | 박규란/석사과정/한양대학교 | 2024.11.15 |
| 116 | [IDEC 제작강좌] Design complier의 이해와 사용법 | 박규란/석사과정/한양대학교 | 2024.11.15 |
| 115 | [IDEC 제작강좌] Full Custom Layout Design (PEX) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 114 | [IDEC 제작강좌] Full Custom Layout Design (DRC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 113 | siC 전력반도체소자 | 석오균/조교수/금오공과대학 | 2024.08.29 |
| 112 | (2024) Cell-Based Chip Design Front-End 교육 | 선혜승 교수(한국폴리텍대) | 2024.05.09 |
| 111 | (2024) 반도체 소자 | 이윤종 교수(KAIST) | 2024.05.07 |
| 110 | Reliability of Analog and mixed-signal circuits | 김병호 한양대학교 교수 | 2024.02.07 |
| 109 | Full Custom IC 설계를 위한 Layout 설계 | 최진호 교수 부산외국어대학교 | 2023.09.19 |
| 108 | (2023) WebTCAD 를 활용한 TCAD simulation의 기초 | 김민성 대리(링크글로벌) | 2023.04.27 |
| 107 | 신호 및 전력 무결성 (signal_Power Integrity)를 고려한 Package, PCB 및 Intercon.. | 김영우/교수/세종대 | 2023.03.17 |
| 106 | 전력용 반도체 소자 및 TCAD simulation | 임지용/그룹장/매그나칩반도체 | 2023.03.10 |
| 105 | (2023) [IDEC 연구원 교육] Full-Custom Chip Design Flow | 조인신 책임연구원 (IDEC) | 2023.02.10 |
| 104 | 아날로그 증폭기의 동적 오프셋 제거 기법 및 실습 | 고형호/교수/충남대학교 | 2023.01.06 |
| 103 | 전력용 siC 다이오드 설계 및 공정, 전력용 모스펫 | 석오균 교수 금오공대 | 2022.12.14 |
| 102 | Full Custom IC 설계를 위한 Layout 설계 | 최진호 교수 부산외국어대학교 | 2022.09.28 |
| 101 | silicon Power Device & simulation1 | 임지용 팀장 메그나칩 | 2022.09.28 |
| 100 | MPW 칩 검증을 위한 보드 회로설계 및 PCB 실무교육 | 노승수/연구소장/유엑스팩토리 | 2022.04.01 |
| 99 | 전력용 siC 다이오드 설계 및 공정 | 석오군 교수 금오공대 | 2021.12.16 |
| 98 | Digital Systems Design of AI Semiconductor | 김현 교수 서울과학기술대학교 | 2021.12.06 |
| 97 | 인공지능반도체(DPU) 설계 | 기안도 겸직교수 KAIST | 2021.12.04 |
| 96 | Power Device 이론 및 TCAD Sentaurus를 활용한 simulation | 임지용 팀장 매그나칩 | 2021.09.17 |
| 95 | Full Custom IC 설계 | 최진호 교수 부산외국어대학교 | 2021.09.17 |
| 94 | 신경망(딥러닝)의 고성능 구현 | 강형주/교수/한국기술교육대학교 | 2021.08.04 |
| 93 | (2021) [IDEC 연구원교육] Cell-Based Chip Design Flow 교육 | 선혜승 연구원 (IDEC) | 2021.07.27 |
| 92 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KAIST) | 2021.05.11 |
| 91 | Verilog HDL 중고급 이론 및 디지털 설계 | 조경순 교수 한국외국어대학교 | 2021.04.21 |
| 90 | 반도체 집적회로를 설계하기 위한 Full Custom 개요 | 남철 전무 | 2021.03.09 |
| 89 | Self-timed 회로설계 기술 | 조경록/교수/충북대 | 2021.01.04 |
| 88 | 전력 반도체 소자 | 강해민/박사/University of Cambridge | 2020.12.22 |
| 87 | 전력용 siC 다이오드 설계 및 공정 | 석오균/교수/금오공대 | 2020.12.22 |
| 86 | 최신 저잡음 연산증폭기 설계기술 및 실습 | 고형호/교수/충남대학교 | 2020.09.21 |
| 85 | Full Custon IC 설계 | 최진호/교수/부산외국어대학교 | 2020.09.21 |
| 84 | (2020) Full-Custom Chip Design Flow | 조인신 연구원(IDEC) | 2020.09.21 |
| 83 | 나노 스케일의 CMOS 공정 및 소자 동향 | 남철 전무(하나텍) | 2020.09.16 |
| 82 | 나노 스케일 공정 시스템의 Full Custom 회로 설계 이론 | 남철 전무(하나텍) | 2020.09.16 |
| 81 | singleCycle,MultiCycle,Pipelined CPU 설계 및 실습 | 심규현 강사(한성대학교) | 2020.09.08 |
| 80 | Data Converter Design (영어 진행) | Professor Ryu, Seung-Tak (KAIST) | 2020.09.01 |
| 79 | XMODEL을 활용한 실리콘포토닉스 시스템 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2020.07.30 |
| 78 | 논리합성 설계툴을 활용한 회로설계 및 STA분석 이해 및 실습 | 손병복 연구소장 (주)아이즈비 | 2020.03.24 |
| 77 | Verilog 설계 언어 초급 | 송재훈 대표이사 INNOTIO(주) | 2020.03.24 |
| 76 | 5G sub-6GHz and mmWave PLL 설계 | 유상선 조교수 평택대학교 | 2020.03.07 |
| 75 | 5G RF Transceiver Design | 유상선 조교수 평택대학교 | 2020.03.07 |
| 74 | Sub-Micron 공정 활용 Full Custom 회로 설계 방법론 | 남철 전무 하나텍 | 2020.03.06 |
| 73 | 최신 CMOS 공정 및 소자 동향 | 남철 전무 하나텍 | 2020.03.06 |
| 72 | SoC 설계를 위한 IC Compiler 실습 | 손병복/연구소장/스마트브이 | 2019.12.19 |
| 71 | SoC 설계를 위한 IC Compiler 활용 교육 | 손병복/연구소장/스마트브이 | 2019.12.19 |
| 70 | 전력반도체를 위한 반도체공정 | 이문석/교수/부산대학교 | 2019.12.19 |
| 69 | 파워반도체 소자 핵심이론 | 강혜민/박사/Cambridge University | 2019.12.19 |
| 68 | Verilog 기초 및 Digital 설계 | 조경순/교수/한국외국어대학교 | 2019.09.25 |
| 67 | 저전력 IoT용 센서 신호 처리 회로 | 고형호/교수/충남대학교 | 2019.09.25 |
| 66 | Verilog를 이용한 Digital System Design - 2019(2) | 강봉순/교수/동아대학교 | 2019.09.23 |
| 65 | Full Custom IC 설계 - 2019(2) | 최진호/교수/부산외국어대학교 | 2019.09.23 |
| 64 | CMOS Analog 전자회로 설계 - 2019(2) | 박주성/이사/(주)텔로팜 | 2019.09.23 |
| 63 | RF IoT 회로(PA,LNA,MIXER) 설계 | 이강윤/교수/성균관대학교 | 2019.08.13 |
| 62 | Power-aware DFT and BIST Design Methodology for SOC Testing | 천범익 교수(동의대) | 2019.08.09 |
| 61 | Full custom Design Flow | 남철/실리콘하모니/이사 | 2019.08.01 |
| 60 | IC 설계를 위한 반도체 공정 | 김민성/교수/동명대학교 | 2019.03.26 |
| 59 | CMOS Analog 전자회로설계 - 2019 | 박주성/교수/부산대학교 | 2019.03.26 |
| 58 | Matlab을 이용한 Digital signal Processing - 2019 | 김태훈/교수/동의과학대 | 2019.03.26 |
| 57 | 아날로그 증폭기의 저잡음 설계 기법 | 고형호/교수/충남대 | 2019.02.16 |
| 56 | IoT 용 저전력 아날로그 집적회로 설계 및 실습 | 이강윤 교수 성균관대학교 | 2019.02.14 |
| 55 | (S-MOOC) 반도체소자 신뢰성 | 김성준/조교수/충북대학교 | 2019.01.08 |
| 54 | Verilog 설계 언어 중급 | 김두영 수석연구원 INNOTIO(주) | 2018.11.28 |
| 53 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2018.11.02 |
| 52 | CMOS RF 트랜시버 회로 설계 실습 (VCO 및 Prescaler 설계이론) | 문용/교수/숭실대학교 | 2018.10.30 |
| 51 | 아날로그 집적회로 설계 | 박영철/교수/한국외국어대학교 | 2018.10.30 |
| 50 | Verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 49 | 임베디드 시스템 설계_Digital Debugging | 심규현 강사 한성대학교 | 2018.10.04 |
| 48 | 구글 텐서플로우로 배우는 필수 딥러닝 알고리즘 | 임성규 Professor Georgia Institute of Technology | 2018.10.01 |
| 47 | [2018-IDEC 연구원 교육] 칩 테스트 교육 | 선혜승 연구원(IDEC) | 2018.08.17 |
| 46 | 32bit 컴퓨터 Verilog로 구현 | 심규현//한성대학교 | 2018.03.08 |
| 45 | Designing with Quartus II Software: Basic Course | 이재철 부장 (AXIOS) | 2018.03.06 |
| 44 | CMOS Analog 전자회로설계 | 최영식/교수/부경대학교 | 2018.02.20 |
| 43 | Full Custom IC 설계 | 최진호/교수/부산외국어대학교 | 2018.02.20 |
| 42 | IC 설계를 위한 반도체 공정 | 김응수/교수/부산외국어대학교 | 2018.02.20 |
| 41 | XMODEL을 활용한 A/D 변환기 및 PLL 회로의 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2018.01.23 |
| 40 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2017.11.30 |
| 39 | Verilog 설계언어 중급 | 김두영 수석연구원 INNOTIO(주) | 2017.11.30 |
| 38 | AMIQ사 DVT(Design Verification Tool) Feature Training | 김천성 대리(Incusolution) | 2017.04.25 |
| 37 | (2017)기가비트 이더넷제어기 설계와 응용설계 | 기안도 소장 (주)다이나릿시스템 | 2017.02.15 |
| 36 | Cortex-M0 DesignStart 기반의 SoC플랫폼 구성 및 활용 | 김지훈 교수 서울과학기술대학교 | 2016.12.19 |
| 35 | VHDL을 이용한 16비트 마이크로프로세서 설계 | 한만수/교수/목포대 | 2016.12.16 |
| 34 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 33 | VLsi 테스팅 | 이현빈 교수 한밭대 | 2016.12.13 |
| 32 | Verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 31 | CMOS Analog 전자회로 설계 | 박주성/교수/부산대학교 | 2016.12.12 |
| 30 | IC 설계를 위한 반도체 공정 | 김응수/교수/부산외국어대학교 | 2016.12.12 |
| 29 | IC 설계를 위한 반도체 소자 | 이문석/교수/부산대학교 | 2016.12.12 |
| 28 | CMOS Analog 회로설계 | 최영식/교수/부경대학교 | 2016.12.12 |
| 27 | (S-MOOC)아날로그집적회로 | 고형호/교수/충남대학교 | 2016.11.10 |
| 26 | 고성능 TI SAR ADC설계를 위한 이론 및 실습 | 홍혁기 박사(전자정보연구소) | 2016.07.27 |
| 25 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2016.06.16 |
| 24 | (2016)[IDEC 연구원 강의]Full-Custom 설계 Flow 교육 | 조인신 연구원(IDEC) | 2016.05.30 |
| 23 | XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 | 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) | 2016.05.25 |
| 22 | (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2016.04.06 |
| 21 | [기본개념강좌시리즈1] single-stage MOS Amplifier | 류승탁 교수(KAIST) | 2016.03.25 |
| 20 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 19 | 아날로그 IC 설계 및 Layout 강좌 | 변영재 교수(UNIST) | 2016.03.14 |
| 18 | RTOS 지원 시스템 설계와 RTOS 이식 | 기안도 소장 (다이나릿시스템) | 2016.02.24 |
| 17 | Wireless Communication system의 이해와 RF IC 설계 기초 | 변영재 교수(UNIST) | 2015.12.16 |
| 16 | (2014) VHDL 코드를 이용한 디지털회로 설계 및 simulation | Honey Durga Tiwari 교수 | 2015.11.23 |
| 15 | 안드로이드 플랫폼 설계방법 및 하드웨어 제어응용 | 김수학 주임 휴인스 | 2015.11.23 |
| 14 | 디지털 신호처리를 위한 고성능 SoC설계 | 박성정 교수 건국대학교 | 2015.11.10 |
| 13 | Matlab을 이용한 Digital signal Processing | 김태훈 부교수(동의과학대) | 2015.11.09 |
| 12 | Full Custom IC 설계 | 최신호 교수(부산외국어대학교) | 2015.11.09 |
| 11 | Verilog 언어를 활용한 FPGA 실습 | 서기범/교수/우송대학교 | 2015.10.29 |
| 10 | VLsi 테스팅 | 박용수 교수 충청대학교 | 2015.10.16 |
| 9 | Verilog 설계언어 초·중급 | 송재훈 대표이사 INNOTIO | 2015.10.15 |
| 8 | (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2015.10.02 |
| 7 | (2015)센서 신호 처리용 아날로그 프론트엔드 설계 기법 | 고형호 교수(충남대학교) | 2015.05.19 |
| 6 | 아나로그 IC 설계 | 변영재 교수(울산과학기술대학교) | 2015.03.17 |
| 5 | [무료세미나]How analog has been evolved_송방섭 교수(U. C. San Diego) | 송방섭 교수(U. C. San Diego) | 2014.10.31 |
| 4 | CMOS 이미지 센서 교육 | 이성수 상무(픽셀플러스) | 2014.10.31 |
| 3 | (2014)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2014.10.31 |
| 2 | (2014)SoC Architecture | 한태희 교수(성균관대학교) | 2014.10.31 |
| 1 | (2013) [IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2013.10.24 |
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 2685 |
[답변] [답변] [답변] PDK model library 셋업 질문드립니다.
simenv.startup" "simulator" 'string "spectre") libPath=ddGetObjReadPath( libId) asi.. |
조인신 | 19.02.08 | 58 |
| 2684 |
[답변] 삼성 65nm 공정 관련 문의입니다.
IDEC 선혜승입니다 메모리는 아래 5가지 종류로서 width, depth 가 매우 다양합.. |
선혜승 | 19.01.31 | 50 |
| 2683 |
Questa 문의 드립니다.
안녕하세요 세종대학교 석사과정 김진우 입니다. ModelsiM 은 설치완료하.. |
김진우 | 19.01.29 | 22 |
| 2682 |
[답변] Questa 문의 드립니다.
안녕하세요. IDEC 연구원 조인신입니다. Questa_Core_Prime 을 다운 받아.. |
조인신 | 19.01.29 | 26 |
| 2681 |
MODELsiM 설치 관련 문의입니다.
sim & 을 실행하면 아래와 같이나오면서 실행이 안됩니다. [root@blackjaguar ~]# /.. |
김진우 | 19.01.29 | 40 |
| 2680 |
[답변] MODELsiM 설치 관련 문의입니다.
sim 을 사용하기 위한 rpm 이 없거나 버전이 낮아서 문제가 되는 것으로 보입니다. 이 .. |
조인신 | 19.01.29 | 33 |
| 2679 |
[답변] [자문자답]MODELsiM 설치 관련 문의입니다.
sim & 을 실행하면 아래와 같이나오면서 실행이 안됩니다. [root@blackjaguar ~]# /.. |
김진우 | 19.01.29 | 42 |
| 2678 |
서버 구성 문의
안녕하세요. 대략 10명 가량의 유저가 사용할 수 있는 시스템을 구축하려고 합니다. 아.. |
김석동 | 19.01.25 | 24 |
| 2677 |
[답변] 서버 구성 문의
안녕하세요 IDEC 문관식입니다. 해당 내용은 제가 답변할 정도로 간단하지가 않네.. |
관리자 | 19.01.28 | 40 |
| 2676 |
[CADENCE]Incisive License 관련 문의
sive Enterprise simulator와 Verifier를 사용하는데 있어 아래와 같이 License Fail이 .. |
김병진 | 19.01.23 | 35 |
| 2675 |
[답변] [CADENCE]Incisive License 관련 문의
sity Pacakge 에는 Incisive HDL simulator 만 포함되어 있습니다. [김병.. |
조인신 | 19.01.23 | 18 |
| 2674 |
[답변] [답변] [CADENCE]Incisive License 관련 문의
sive Enterprise simulator 와 Incisive Enterprise Verifier는 사용할 수 없는건가요? .. |
김병진 | 19.01.23 | 13 |
| 2673 |
[답변] [답변] [답변] [CADENCE]Incisive License 관련 문의
sity Pacakge로 제공되는 라이선스 버젼은 L로 이 버젼에는 Incisive HDL simulato.. |
석은주 | 19.01.23 | 33 |
| 2672 |
annotationsetup 작업이후 ADE-L 이 실행되지않습니다.[해결완료-자문자답]
simulator name. Ensure that the simulator name is spelled correctly. Available simu.. |
김진우 | 19.01.21 | 20 |
| 2671 |
[답변] annotationsetup 작업이후 ADE-L 이 실행되지않습니다.
simulator 로 검색 후 asimenv.startup simulator 의 라인의 내용이 어떻게 되어 있는지.. |
조인신 | 19.01.21 | 16 |
| 2670 |
IC compiler "create floorplan" 실행시 에러
sis & PnR setup중에 있습니다. 1. Synthesis까지는 아무 문제없이 잘 실행됩니다. .. |
윤희인 | 19.01.21 | 20 |
| 2669 |
[답변] IC compiler
sis & PnR setup중에 있습니다. 1. Synthesis까지는 아무 문제없이 잘 실행됩니다. .. |
김연태 | 19.01.21 | 46 |
| 2668 |
[답변] magna 035 mpw dummy에 관련되서 문의드립니다
sign rule 은 지켜야 합니다. [안상현]님의 글 ===================.. |
조인신 | 19.01.21 | 11 |
| 2667 |
[답변] [답변] magna 035 mpw dummy에 관련되서 문의드립니다
sign rule 은 지켜야 합니다. [안상현]님의 글 ===================.. |
안상현 | 19.01.21 | 9 |
| 2666 |
[답변] [답변] [답변] magna 035 mpw dummy에 관련되서 문의드립니다
sity 와 dummy 관련해서는 별도의 가이드는 없으며 PDK 안에 있는 HL35S-D4.1.pdf 파일.. |
조인신 | 19.01.21 | 7 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 129 |
e2l-디지털시스템-Serial 통신 설계
sign of serial communication system 개요 : 키워드 : Serial 통신, CRC |
구재희 | 06.06.13 | 1029 |
| 128 |
e2l-디지털시스템-디지털시스템의 AsiC 구현 방법 소개
영문제목 : Introduction to AsiC Impleementation Method of Digital Systems 개요 : .. |
구재희 | 06.06.13 | 964 |
| 127 |
e2l-디지털시스템-Digital VLsi Testing(초급)
sic) 개요 : 키워드 : SoC 테스트, ATPG, 테스트 패턴, 스캔설계, BIST |
구재희 | 06.06.13 | 951 |
| 126 |
e2l-디지털시스템-레지스터전송과 마이크로오퍼레이션설계
sign 개요 : 키워드 : 레지스터전송, 마이크로 오퍼레이션 |
구재희 | 06.06.13 | 841 |
| 125 |
e2l-디지털시스템-고속연산회로의 설계(가산기, 곱셈기,나눗셈기, 부동소수점 연산)
sign 개요 : 키워드 : unsigned multiplier, Baugh-Wooley multiplier, modified Bo.. |
구재희 | 06.06.13 | 1009 |
| 124 |
e2l-디지털시스템-기본 이진 연산회로의 설계(덧셈기의 설계)
sign 개요 : 키워드 : ripple carry adder, carry look-ahead adder, carry-select .. |
구재희 | 06.06.13 | 979 |
| 123 |
e2l-디지털시스템-ASM 차트를 이용한 디지털시스템 설계
sign Using ASM Charts 개요 : 키워드 : ASM, FSM, DCT, controller,Digital system.. |
구재희 | 06.06.13 | 1007 |
| 122 |
e2l-디지털시스템-디지털시스템 설계의 개요
sign 개요 : 키워드 : 디지털 시스템 |
구재희 | 06.06.13 | 1006 |
| 121 |
e2l-디지털시스템-SoC 설계 자동화
sign Automation 개요 : Methodologies and tools for designing an SoC. Major issues.. |
구재희 | 06.05.22 | 1019 |
| 120 |
e2l-디지털시스템-디지털 논리회로 및 시스템
sign 개요 : 동기순서회로부터 시작하여 비동기 시스템 및 간단한 고장회로를 찾는 방.. |
구재희 | 06.05.19 | 1211 |
| 119 |
e2l-디지털시스템-논리설계론
sign 개요 : - 논리설계란?- Boolean Algebra- 조합회로 설계 및 최적화- 수의 표현 및.. |
구재희 | 05.09.20 | 1064 |
| 118 |
e2l-디지털시스템-VHDL 설계
sign 개요 : VHDL에 대해 전반적으로 이해하고, 데이터 북의 타이밍 해석방법 및 설계.. |
구재희 | 05.09.20 | 1144 |
| 117 |
e2l-디지털시스템-VHDL 을 이용한 고급 디지털 시스템 설계 (영어 강의)
sign Using VHDL 개요 : The main focus of this course is on the design of digital .. |
구재희 | 05.09.20 | 884 |
| 116 |
e2l-디지털시스템-Verilog 을 이용한 고급 디지털 시스템 설계 (영어 강의)
sign Using Verilog 개요 : The main focus of this course is on the design of digit.. |
구재희 | 05.09.20 | 1276 |
| 115 |
e2l-디지털시스템-디지털논리회로
sign(CAD) 시스템과 Field-Programmable Logic Device (FPLD)소자의 발전에 따라서 많은 .. |
구재희 | 05.09.20 | 1217 |
| 114 |
e2l-디지털시스템-시스템온칩설계
sign 개요 : 정보통신, 반도체 산업 및 집적회로 기술의 발전으로 과거에 한 보드상에 .. |
구재희 | 05.09.20 | 1024 |
| 113 |
e2l-디지털시스템-논리회로설계실습
sign, VHDL, Watch Design, Altera, FPGA |
구재희 | 05.09.20 | 1412 |
| 112 |
e2l-디지털시스템-컴퓨터 설계
sign 개요 : The "Transp" directory contains a set of transparency files to be use.. |
구재희 | 05.09.20 | 932 |
| 111 |
e2l-디지털시스템-디지털 논리회로 및 시스템에 대한 VHDL 설계와 FPGA 구현
sign 개요 : 키워드 : 디지털 논리회로, 디지털 시스템, VHDL, FPGA, 프로토 타이핑 |
구재희 | 05.09.16 | 954 |
| 110 |
e2l-디지털시스템-FPGA/CPLD를 이용한 디지털시스템 구현
sing FPGA/CPLD 개요 : 키워드 : PLD, FPGA, 디지털 시스템, MP3100X, 7-segment di.. |
구재희 | 05.09.07 | 768 |


