
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 5030 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] TCAD 관련하여 문의드립..
de; Tutorial > IC WorkBench Edit/View Plus Interface > 1. Working With t.. |
장은경 | 19.04.19 | 7 |
| 5029 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] TCAD 관련하여 ..
de; Tutorial > IC WorkBench Edit/View Plus Interface > 1. Working With t.. |
조인신 | 19.04.19 | 37 |
| 5028 |
[답변] chip수령에 관해 문의드립니다.
안녕하세요. IdeC 연구원 조인신입니다. 추가 제공분에 대해서는 공정 및 회차.. |
조인신 | 19.04.18 | 27 |
| 5027 |
ICvalidator 구버전
안녕하세요. 포항공과대학교 김병섭 교수님 연구실의 김광민입니다. .. |
김광민 | 19.04.18 | 15 |
| 5026 |
[답변] ICvalidator 구버전
안녕하세요. IdeC 연구원 조인신입니다. 요청한 2015.06-SP2-5 버전은 ID.. |
조인신 | 19.04.18 | 6 |
| 5025 |
[답변] [답변] ICvalidator 구버전
안녕하세요. 답변 감사합니다. 스크립트에 대한 불확실한 .. |
김광민 | 19.04.18 | 7 |
| 5024 |
[답변] [답변] [답변] ICvalidator 구버전
요청하신 대로 2015.06-SP2-5 버전의 설치 파일을 synopsys 사에 제공가능한지.. |
조인신 | 19.04.18 | 12 |
| 5023 |
하이퍼스레딩 질문드립니다.
dence에서 자료를 보면 multi-core 사용시 인위적으로 물리적인 코어의 개수를 늘린 하이.. |
노영석 | 19.04.17 | 18 |
| 5022 |
[답변] 하이퍼스레딩 질문드립니다.
dence에서 자료를 보면 multi-core 사용시 인위적으로 물리적인 코어의 개수를 늘린 하이.. |
조인신 | 19.04.17 | 38 |
| 5021 |
[답변] Wafer thickness 문의
안녕하세요. IdeC 연구원 조인신입니다. DB하이텍 180nm 공정의 칩 두께는 254.. |
조인신 | 19.04.17 | 19 |
| 5020 |
[답변] ADL 오류 관련 문의
안녕하세요. IdeC 연구원 조인신입니다. 해당 사항은 에러가 아니면 설계.. |
조인신 | 19.04.17 | 18 |
| 5019 |
[답변] Magna 0.18um 1902 관련
안녕하세요. IdeC 연구원 조인신입니다. 1. 사용하고 있는 display.drf 파일에.. |
조인신 | 19.04.16 | 31 |
| 5018 |
platform architect 질문드립니다.
안녕하세요 부산대학교 박성경 교수님 연구실 학생 조석재 입니다 PA관련해서 질문 드리.. |
박성경 | 19.04.16 | 24 |
| 5017 |
[답변] platform architect 질문드립니다.
IdeC 선혜승입니다 갖고 계신 라이센스 파일이 있을테니 열어서 .. |
선혜승 | 19.04.16 | 24 |
| 5016 |
삼성 65nm Standard Cell 위치 관련
안녕하세요 고려대학교 이재성 교수님 연구실 박사과정 유정환입니다. de.. |
유정환 | 19.04.15 | 19 |
| 5015 |
[답변] 삼성 65nm Standard Cell 위치 관련
design compiler 를 띄운 뒤 read_verilog 명령을 통해 읽어들일 수 있습니다&nbs.. |
선혜승 | 19.04.16 | 17 |
| 5014 |
[답변] [답변] 삼성 65nm Standard Cell 위치 관련
dence Virtuoso 상에서 Schematic 셀 기반으로 Verilog-In 하려면 삼성 65nm의 Standard .. |
유정환 | 19.04.16 | 8 |
| 5013 |
[답변] [답변] [답변] 삼성 65nm Standard Cell 위치 관련
dence Virtuoso 상에서 Schematic 셀 기반으로 Verilog-In 하려면 삼성 65nm의 Standard .. |
선혜승 | 19.04.16 | 25 |
| 5012 |
CDF&netlist mismatch
dence Spectre Verilog 시뮬레이션 진행 중 문제점이 발생하여 질문 드립니다. 실수로 .. |
송인호 | 19.04.15 | 23 |
| 5011 |
[답변] CDF&netlist mismatch
dence Spectre Verilog 시뮬레이션 진행 중 문제점이 발생하여 질문 드립니다. 실수로 .. |
조인신 | 19.04.16 | 34 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 803 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1867 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4169 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8247 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
design Strategies of 40 nm Split-Gate NOR Flash Memory device for Lo..
|
심원보 | 23.10.17 | 28 |
| 공지사항 |
11월 5일(일) 정전으로 인한 EDA Tool, 클라우드 서비스 중지
안녕하세요. 전기 설비 안전 진단으로, KAIST 전체 건물 정전이 예정 되어 아래와 같이.. |
관리자 | 23.10.16 | 7831 |
| 공지사항 |
[참여교수] IdeC 논문 제출방법 및 사사문구 표기 가이드
|
김별님 | 23.10.13 | 183139 |
| 구인/구직 |
[홍보-채용] 한국외국어대학교 신임교원 초빙
IC design Education Center(IdeC) [홍보-채용] 한국외국어대.. |
김영지 | 23.10.13 | 2636 |
| 참여교수 성과 - 논문 |
design of Clocked Comparator Preventing Bit Errors to Improve Reliab..
|
채주형 | 23.10.11 | 47 |
| 공지사항 |
[CDC]제31회 한국반도체학술대회 CDC(S분과) 참여안내(마감일 연기 : 11...
dex.jsp) ▶ S분과 Chip design Contest(CDC) 접수 일정 .. |
이의숙 | 23.10.06 | 8141 |
| 참여교수 성과 - 논문 |
A 4-to-42-V Input 3.3-V Output Self-Biased DC–DC Buck Converter Feat..
|
김현식 | 23.10.05 | 42 |
| 참여교수 성과 - 논문 |
A Near-Threshold Ring-Oscillator-Based ILCM with Edge-Selective Erro..
|
최우석 | 23.10.05 | 41 |
| 구인/구직 |
(채용) Synopsys Korea 인재채용
design and software security. If you share our passion for innovation, we want to m.. |
정재희 | 23.10.05 | 4581 |
| 공지사항 |
[홍보]Open Chip Interconnect Foundation(OCIF) 1st Workshop 개최(2023..
한국전기전자학회 첨부파일 : OCIF 워크숍(10.16.).. |
이의숙 | 23.09.21 | 7955 |
| 공지사항 |
[채용]반도체설계교육센터(IdeC) 연구직 채용(기간제, 본원 근무)
[채용]반도체설계교육센터(IdeC) 연구직 채용(기간제, 본원 근무)(11.17(금) 12:00.. |
이의숙 | 23.09.20 | 9100 |
| 참여교수 성과 - 논문 |
Harmonic Transponder Sensor Based on Independent Impedance Control f..
|
오준택 | 23.09.08 | 24 |
| 참여교수 성과 - 논문 |
A 0.009mm2, 6.5mW, 6.2b-ENOB 2.5GS/s Flash-and-VCOBased Subranging A..
|
김진태 | 23.09.04 | 45 |
| 참여교수 성과 - 논문 |
A Context-Aware Readout System for Sparse Touch Sensing Array Using ..
|
최우석 | 23.08.31 | 25 |
| 참여교수 성과 - 논문 |
device-Algorithm Co-Optimization for an On-Chip Trainable Capacitor-..
|
김상범 | 23.08.30 | 23 |
| 참여교수 성과 - 논문 |
A 333TOPS/W Logic-Compatible Multi-Level Embedded Flash Compute-In-M..
|
제민규 | 23.08.15 | 51 |
| 공지사항 |
[MPW]2023년 희망공정 지원팀 추가 모집 안내(HM-2304회, ~ 08.25(금) 모..
dec.or.kr) ▶ 참여 취소시 패널.. |
이의숙 | 23.08.14 | 11556 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] [Full-custom 설계 입문] 증원 부탁드립니다!
안녕하세요, 광운대 IdeC 캠퍼스입니다. 캠퍼스 실습실의 수용인원 제한.. |
박수견 | 23.08.07 | 6612 |
| 공지사항 |
2023년 2학기 학부 정규 수업용 EDA Tool 신청 안내(8.1~8.25)
dence : Virtuoso, Spectre3) Siemens EDA : Calibre, Questa (구 ModelSim) 외&nbs.. |
김별님 | 23.08.07 | 11633 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] 라즈베리 파이 강좌 개설 희망
안녕하세요 경북대 IdeC입니다. 의견 참고하겠습니다. 감사합니다. .. |
김지영 | 23.08.03 | 6354 |


