
VOD
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 5030 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] TCAD 관련하여 문의드립..
de; Tutorial > IC WorkBench Edit/View Plus Interface > 1. Working With t.. |
장은경 | 19.04.19 | 7 |
| 5029 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] [답변] TCAD 관련하여 ..
de; Tutorial > IC WorkBench Edit/View Plus Interface > 1. Working With t.. |
조인신 | 19.04.19 | 37 |
| 5028 |
[답변] chip수령에 관해 문의드립니다.
안녕하세요. IdeC 연구원 조인신입니다. 추가 제공분에 대해서는 공정 및 회차.. |
조인신 | 19.04.18 | 27 |
| 5027 |
ICvalidator 구버전
안녕하세요. 포항공과대학교 김병섭 교수님 연구실의 김광민입니다. .. |
김광민 | 19.04.18 | 15 |
| 5026 |
[답변] ICvalidator 구버전
안녕하세요. IdeC 연구원 조인신입니다. 요청한 2015.06-SP2-5 버전은 ID.. |
조인신 | 19.04.18 | 6 |
| 5025 |
[답변] [답변] ICvalidator 구버전
안녕하세요. 답변 감사합니다. 스크립트에 대한 불확실한 .. |
김광민 | 19.04.18 | 7 |
| 5024 |
[답변] [답변] [답변] ICvalidator 구버전
요청하신 대로 2015.06-SP2-5 버전의 설치 파일을 synopsys 사에 제공가능한지.. |
조인신 | 19.04.18 | 12 |
| 5023 |
하이퍼스레딩 질문드립니다.
dence에서 자료를 보면 multi-core 사용시 인위적으로 물리적인 코어의 개수를 늘린 하이.. |
노영석 | 19.04.17 | 18 |
| 5022 |
[답변] 하이퍼스레딩 질문드립니다.
dence에서 자료를 보면 multi-core 사용시 인위적으로 물리적인 코어의 개수를 늘린 하이.. |
조인신 | 19.04.17 | 38 |
| 5021 |
[답변] Wafer thickness 문의
안녕하세요. IdeC 연구원 조인신입니다. DB하이텍 180nm 공정의 칩 두께는 254.. |
조인신 | 19.04.17 | 19 |
| 5020 |
[답변] ADL 오류 관련 문의
안녕하세요. IdeC 연구원 조인신입니다. 해당 사항은 에러가 아니면 설계.. |
조인신 | 19.04.17 | 18 |
| 5019 |
[답변] Magna 0.18um 1902 관련
안녕하세요. IdeC 연구원 조인신입니다. 1. 사용하고 있는 display.drf 파일에.. |
조인신 | 19.04.16 | 31 |
| 5018 |
platform architect 질문드립니다.
안녕하세요 부산대학교 박성경 교수님 연구실 학생 조석재 입니다 PA관련해서 질문 드리.. |
박성경 | 19.04.16 | 24 |
| 5017 |
[답변] platform architect 질문드립니다.
IdeC 선혜승입니다 갖고 계신 라이센스 파일이 있을테니 열어서 .. |
선혜승 | 19.04.16 | 24 |
| 5016 |
삼성 65nm Standard Cell 위치 관련
안녕하세요 고려대학교 이재성 교수님 연구실 박사과정 유정환입니다. de.. |
유정환 | 19.04.15 | 19 |
| 5015 |
[답변] 삼성 65nm Standard Cell 위치 관련
design compiler 를 띄운 뒤 read_verilog 명령을 통해 읽어들일 수 있습니다&nbs.. |
선혜승 | 19.04.16 | 17 |
| 5014 |
[답변] [답변] 삼성 65nm Standard Cell 위치 관련
dence Virtuoso 상에서 Schematic 셀 기반으로 Verilog-In 하려면 삼성 65nm의 Standard .. |
유정환 | 19.04.16 | 8 |
| 5013 |
[답변] [답변] [답변] 삼성 65nm Standard Cell 위치 관련
dence Virtuoso 상에서 Schematic 셀 기반으로 Verilog-In 하려면 삼성 65nm의 Standard .. |
선혜승 | 19.04.16 | 25 |
| 5012 |
CDF&netlist mismatch
dence Spectre Verilog 시뮬레이션 진행 중 문제점이 발생하여 질문 드립니다. 실수로 .. |
송인호 | 19.04.15 | 23 |
| 5011 |
[답변] CDF&netlist mismatch
dence Spectre Verilog 시뮬레이션 진행 중 문제점이 발생하여 질문 드립니다. 실수로 .. |
조인신 | 19.04.16 | 34 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 159 |
EDA Tool Vendor 의 System Requirements 안내_20251209 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.12.09 | 802 |
| 158 |
EDA Tool Vendor 의 System Requirements 안내_20250401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 25.04.01 | 1209 |
| 157 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
dec.or.kr/IdeC_library/library/view/?&no=46668 (권장 툴 버전은 진행하는 .. |
관리자 | 25.03.20 | 1866 |
| 156 |
EDA Tool Vendor 의 System Requirements 안내_20241216 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.12.16 | 989 |
| 155 |
EDA Tool Vendor 의 System Requirements 안내_20240401 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 24.04.01 | 1489 |
| 154 |
EDA Tool Vendor 의 System Requirements 안내_20230912 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.09.12 | 973 |
| 153 |
EDA Tool Vendor 의 System Requirements 안내_20230127 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 23.01.27 | 2433 |
| 152 |
[CAdeNCE] INDAGO - debug Analyzer 소개
dence Indago는 시뮬레이션 디버깅 툴 입니다. (debug Analyzer)시뮬레이션 파형과 소스.. |
김연태 | 22.10.04 | 1086 |
| 151 |
EDA Tool Vendor 의 System Requirements 안내_20220901 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.08.31 | 743 |
| 150 |
EDA Tool Vendor 의 System Requirements 안내_20220214 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 22.02.14 | 4168 |
| 149 |
EDA Tool Vendor 의 System Requirements 안내_20210803 기준
dence, Siemens EDA, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 .. |
조인신 | 21.08.03 | 835 |
| 148 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
dec.or.kr 로 주시면 됩니다. 최종 수정일 : 2021년 4월 30일 .. |
관리자 | 21.04.30 | 8247 |
| 147 |
Serdes System 설계 관련 웨비나 공유
deling Serdes CTLE Using Transfer Function Data 전달함수 데이터를 이용한 Serdes CT.. |
김영지 | 21.03.10 | 1280 |
| 146 |
EDA Tool Vendor 의 System Requirements 안내_20210112 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 21.01.12 | 744 |
| 145 |
(Tool 활용법 공유) Cadence Manual - Virtuoso Ade L,XL (2020.06.24)
dence Virtuoso Ade L, XL (제공자 : KAIST 류승탁 교수, 김예담) .. |
석은주 | 20.06.24 | 2428 |
| 144 |
EDA Tool Vendor 의 System Requirements 안내_20200211 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 20.02.11 | 1044 |
| 143 |
EDA Tool Vendor 의 System Requirements 안내_20190620 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.06.19 | 623 |
| 142 |
EDA Tool Vendor 의 System Requirements 안내_20190128 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 19.01.28 | 408 |
| 141 |
EDA Tool Vendor 의 System Requirements 안내_20181122 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.11.22 | 3181 |
| 140 |
EDA Tool Vendor 의 System Requirements 안내_20180621 기준
dence, Mentor, Synopsys 의 System Requirements 에 대해 안내합니다. 업로드 한 파일.. |
조인신 | 18.06.21 | 5169 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 참여교수 성과 - 논문 |
A Compact Power-on-Reset Circuit With Configurable Brown-Out detection
|
황영하 | 25.12.08 | 15 |
| MPW공지사항 |
[SF028-2502] SF028-2502 회차 서버 오픈 및 주의 사항 안내
dec.or.kr/mpw/info/IdeCCloudS_FtpDateUpload_241007.pdf 3. &.. |
김연태 | 25.12.05 | 362 |
| 참여교수 성과 - 논문 |
Double-node-upset fully-tolerant/recoverable and triple-node-upset p..
|
나태희 | 25.12.04 | 12 |
| 공지사항 |
[채용] KAIST 반도체설계교육센터 위촉기술원 모집 안내 (근무지: 동탄)
IC design Education Center(IdeC) [채용] KAIST 반도체설계.. |
전우숙 | 25.12.03 | 41923 |
| 공지사항 |
[채용] KAIST 반도체설계교육센터 위촉연구원 모집 안내 (근무지: 대전)
IC design Education Center(IdeC) [채용] KAIST 반도체설계.. |
전우숙 | 25.12.03 | 40420 |
| 개설 희망 강좌 신청 |
ECC (error correction code)
de + LDPC |
성기혁 | 25.11.28 | 3031 |
| 참여교수 성과 - 논문 |
A CMOS Hybrid System for Non-Invasive Hemoglobin and Oxygen Saturati..
|
박성민 | 25.11.25 | 4 |
| 참여교수 성과 - 논문 |
Fast and Accurate SystemVerilog Framework for Mixed-Signal Modeling ..
|
김가인 | 25.11.24 | 23 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] Verilog 문법 및 FPGA 설계
안녕하세요. 금오공대IdeC아카데미입니다. 문의주신 해당 강좌는 대면으로만 진행.. |
금오공대 | 25.11.24 | 4344 |
| 참여교수 성과 - 논문 |
A 111-µW 100.8-dB DR Audio Continuous-Time delta-Sigma Modulator Usi..
|
채영철 | 25.11.20 | 22 |
| 참여교수 성과 - 논문 |
A 0.65-pJ/bit 3.6-TB/s/mm I/O Interface with XTalk Minimizing Affine..
|
최우석 | 25.11.19 | 13 |
| 공지사항 |
[홍보] 제 1회 2025 IdeC 시스템반도체 설계 챌린지 대회 본선 안내
***IdeC에서 처음으로 개최하는 반도체 설계 대회인 「2025 IdeC 시스템반도체 설.. |
김별님 | 25.11.18 | 48369 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] Mixed signal 반도체 테스트 설계 기술
안녕하세요 한양대 IdeC입니다. 문의주신 강의는 대면강의로만 진행됩니다. 양.. |
박명희 | 25.11.17 | 4085 |
| 공지사항 |
[홍보] KAIST IdeC 컨소시엄 기업 모집 공고 (상시 모집 중)
IdeC에서는 학부 졸업생 대상으로 AI 트랙을 포함해 시스템반도체 설계에 특화된 6개 기.. |
김영지 | 25.11.17 | 105546 |
| 개설 희망 강좌 신청 |
Chip Level Modeling - 온라인교육 선호
del 방법 및 검증 방법. ( IP Power/Cap Modeling, ESR/ESC 가 제대로 되었는지 모.. |
고민석 | 25.11.17 | 2589 |
| MPW공지사항 |
[SB130-2502 회차] 삼성 공정[BCD1370] DRC WAIVE LIST(2026.01.02)
현재 user_db_check 프로그램을 통해 등록된 Waive 가 가능한.. |
이종행 | 25.11.14 | 662 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] [성균관대-아카데미] FPGA를 이용한 SoC설계 청강 문의
김도현님께, 안녕하세요. 온라인이실 경우 031-299-4629로 4시 안으로 전화주시.. |
성균관대IdeC아카데미 | 25.11.14 | 6477 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] [성균관대-아카데미] FPGA를 이용한 SoC설계 청강 문의
대면의 경우, 보드 개수에 맞게 진행되므로 증원이 불가하며 온라인의 경.. |
성균관대IdeC아카데미 | 25.11.14 | 2976 |
| 개설 희망 강좌 신청 |
[ 캠퍼스][답변] Mobile Transceiver RFIC 설계 온라인 인원 증원건
안녕하세요. 우선 대기자에 신청해주시기 바랍니다. 감사합니다.  .. |
성균관대IdeC아카데미 | 25.11.12 | 5544 |
| MPW공지사항 |
[SS28-2502] Mege 계정 오픈 및 주의 사항 안내 (25.11.12)
deckyt@kaist.ac.kr) (주의) SS28_Merge 폴더를 복사하여 사용하시면 안됩.. |
김연태 | 25.11.12 | 395 |


