
VOD
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 | MWOffICE 를 이용한 설계 기초/실습 | 구재희 | 02.01.15 | 187 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 61 |
[답변] 마그나칩/하이닉스 0.18 공정관련하여 문의 드립니다
dummy를 자동으로 적용하고자 하는 영역은 그냥 빈 공간으로 DB제출해주시면 됩니.. |
유은광 | 15.05.06 | 97 |
| 60 |
[윤준보] MyCADpro 서버 라이센스 설치 관련
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : seloco사 MyCAD Pro EDA .. |
윤준보 | 15.04.30 | 64 |
| 59 |
[답변] MyCADpro 서버 라이센스 설치 관련
안녕하세요 문의 하신 내용에 회신 드립니다. 설치 방법에 문제가 있는 것이 .. |
김창수 | 15.04.30 | 80 |
| 58 |
[김철우교수님] LVS 오류 메시지 관련 질문(MAGNA 0.18um)
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : Calibre EDA Tool 버전(S.. |
송재근 | 15.04.25 | 243 |
| 57 |
[답변] LVS 오류 메시지 관련 질문(MAGNA 0.18um)
안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. MS 공정의 경우 .. |
조인신 | 15.04.25 | 117 |
| 56 |
[답변] [답변] LVS 오류 메시지 관련 질문(MAGNA 0.18um)
예 빠른 답변 감사합니다. 그 문제는 해결 되었습니다.추가적으로 질문이 있습니다.. |
송재근 | 15.04.29 | 44 |
| 55 |
[답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAGNA 0.18um)
안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. calibre pex 후 .. |
조인신 | 15.04.30 | 42 |
| 54 |
[답변] [답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAGNA 0.18um)
예 친절한 답변 감사합니다.1. Full_custom 설계 flow 교육 자료를 참고하던 중 문.. |
송재근 | 15.04.30 | 32 |
| 53 |
[답변] [답변] [답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAGNA 0.18um)
안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. 1. calibre.. |
조인신 | 15.04.30 | 25 |
| 52 |
[답변] [답변] [답변] [답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAGNA 0.18..
예 답변 감사합니다.1.의 경우 schematic과 layout이 있는 cell에서 생성을 하긴 .. |
송재근 | 15.04.30 | 33 |
| 51 |
[답변] [답변] [답변] [답변] [답변] [답변] [답변] LVS 오류 메시지 관련 질문(MAG..
안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. 기존의 caliview.. |
조인신 | 15.04.30 | 234 |
| 50 |
[답변] [답변] 마그나칩/하이닉스 0.18 공정관련하여 문의 드립니다.
안녕하세요 답변 주신 내용을 바탕으로 virtuoso의 경우 IC5141_Hotfix에 있는&nbs.. |
김삼기 | 15.03.11 | 29 |
| 49 |
[답변] [답변] [답변] 마그나칩/하이닉스 0.18 공정관련하여 문의 드립니다.
안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. 1. spectre 버전.. |
조인신 | 15.03.12 | 35 |
| 48 |
[답변] [답변] [답변] [답변] [답변] Cadence의 HSPICED 아날로그환경 사용에 관해 ..
ffset voltage 입니다. 감사합니다. [송한정 ]님의글 =================.. |
조인신 | 15.03.09 | 11 |
| 47 |
[답변] [답변] [답변] [답변] [답변] [답변] Cadence의 HSPICED 아날로그환경 사용..
ffset voltage 입니다. 감사합니다. [송한정 ]님의글 ===========.. |
송한정 | 15.03.09 | 26 |
| 46 |
[답변] Mentor사의 Calibre Demon 관련
fficiently : //ERROR : Calibre - InteractiveCalibre를 낮은 버전을 구동시킬 경우 위.. |
조인신 | 14.12.12 | 38 |
| 45 |
[질문] [답변] Mentor사의 Calibre Demon 관련
fficiently : //ERROR : Calibre - InteractiveCalibre를 낮은 버전을 구동시킬 경우 위.. |
조영세 | 14.12.12 | 22 |
| 44 |
[답변] [질문] [답변] Mentor사의 Calibre Demon 관련
fficiently : //ERROR : Calibre - InteractiveCalibre를 낮은 버전을 구동시킬 경우 위.. |
조인신 | 14.12.12 | 41 |
| 43 |
[이승훈] Mentor사의 Calibre Demon 관련
fficiently : //ERROR : Calibre - InteractiveCalibre를 낮은 버전을 구동시킬 경우 위.. |
조영세 | 14.12.10 | 57 |
| 42 |
[답변] [TOOL설치] IC5141USR6 문의
안녕하세요.IDEC 연구원 조인신입니다. 질문에 답변드립니다. IC5141 Hot.. |
조인신 | 14.12.05 | 101 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 14 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
fftw libreadline*yum -y install xorg*font* xterm redhat-lsbyum -y install compat-op.. |
관리자 | 25.03.20 | 1851 |
| 13 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
관리자 | 21.04.30 | 8238 |
| 12 |
(Tool 활용법 공유) Cadence Manual - Virtuoso ADE L,XL (2020.06.24)
IC Design Education Center(IDEC) (Tool 활용법 공유) Caden.. |
석은주 | 20.06.24 | 2427 |
| 11 |
Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
관리자 | 16.03.22 | 16796 |
| 10 |
e2l-반도체공학-집적회로 설계 기술: 수율과 신뢰도
ffects, electromigration, ESD) 키워드 : 수율 |
구재희 | 04.12.30 | 1044 |
| 9 |
e2l-디지털시스템-논리회로 설계 및 실험
ffic light controller 의 동작을 살펴본다.• 제14주State minimization, State as.. |
구재희 | 05.01.05 | 1087 |
| 8 |
e2l-아날로그 회로-Differential Amplifier
fferential Amplifier 개요 : 키워드 : CMOS, 차동 증폭기, 회로 해석, PSPICE |
구재희 | 05.09.07 | 1059 |
| 7 |
e2l-아날로그 회로-전자회로
fferential circuit, feedback, frequency response |
구재희 | 05.01.11 | 980 |
| 6 |
e2l-아날로그 회로-Differential Amplifier
fferential Amplifier 개요 : ● CMOS 차동 증폭기 회로의 기능과 발전 과정 ● 저항.. |
구재희 | 04.12.30 | 1090 |
| 5 |
e2l-접적회로-CAD algorithms: design verification of VLSI systems
ffect, Timing verification, Power integrity, Signal integrity |
구재희 | 05.09.07 | 754 |
| 4 |
e2l-접적회로-VLSI 설계
ff할 수 있는지의 결정과정을 다루고자 한다. 키워드 : VLSI, 디지털시스템, 집적회로.. |
구재희 | 05.01.05 | 1031 |
| 3 |
e2l-접적회로-Full-custom Digital IC 설계 과정과 검증
ff까지 전체 과정을 소개) ● Full-custom 설계를 위한 설계 환경 및 CAD tool 소개 ●.. |
구재희 | 04.12.30 | 1322 |
| 2 |
e2l-접적회로-표준 CMOS 설계 규칙과 Layout 실습
ffer 설계 ● 저전력 설계 방안 ● Design margin ● Clock skew ● Latch-up 문제 .. |
구재희 | 04.12.30 | 897 |
| 1 |
e2l-접적회로-CAD algorithms: design verification of VLSI systems
ffect, Timing verification, Power integrity, Signal integrity |
구재희 | 04.12.30 | 831 |
1
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 공지사항 |
제23회 한국반도체학술대회 Chip Design Contest (CDC) 개최 (2016.02.23..
IC Design Education Center(IDEC) .. |
김하늘 | 15.11.09 | 7158 |
| 참여교수 성과 - 특허 |
Digital Background Calibration by dividing & swapping capacitor to r..
ffect of capacitor mismatch of Analog-to-Digital Converter |
심재윤 | 14.09.11 | 41 |
| 참여교수 성과 - 논문 |
Efficiency enhanced CMOS power amplifier using dynamic bias switchin..
|
양영구 | 14.09.03 | 8 |
| 공지사항 |
JICAS(Vol1. No.2) 논문 모집 안내
JICAS 논문 모집 안내 반도체설계교육센터(IDEC)을 통해 매년 300여 개의 칩을 통.. |
이의숙 | 15.11.05 | 7386 |
| 참여교수 성과 - 논문 |
Design of differential common-source CMOS power amplifier
|
양영구 | 14.09.03 | 36 |
| 공지사항 |
2015 IDEC SoC Congress 참석에 감사 인사를 드립니다.
IC Design Education Center(IDEC) .. |
관리자 | 15.09.25 | 5841 |
| 참여교수 성과 - 논문 |
Capacitive Readout Circuit for Tri-axes Microaccelerometer with Sub-..
|
고형호 | 14.09.03 | 49 |
| 공지사항 |
(필독) 2015년 정기 EDA Tool 수요조사 사용료 납부 안내
2015년 EDA Tool 사용료 납부 안내 &nb.. |
석은주 | 15.09.14 | 12700 |
| 공지사항 |
2016년도 WG 신청 안내
IC Design Education Center(IDEC) .. |
김은주 | 15.08.10 | 13456 |
| 공지사항 |
2015 IDEC SoC Congress 개최(2015.09.22(화), KAIST KI빌딩)
IC Design Education Center(IDEC) 2015 IDEC SoC Congress(ISC.. |
이의숙 | 15.08.07 | 13398 |
| 참여교수 성과 - 논문 |
Hifh-efficiency power amplifier using an active second-harmonic inje..
|
양영구 | 14.09.03 | 4 |
| 공지사항 |
[채용공고] IDEC 행정원 채용 공고(신입/경력)
ffice 등) - 영어 우수자 2. 전형절차 1) 1차 : 서류전형 2) 2차 : 면접.. |
석은주 | 15.07.14 | 16059 |
| 참여교수 성과 - IP |
High Efficiency Voltage regulator circuit for WPT
fficiency Voltage regulator circuit for WPT |
최준림 | 14.09.21 | 28 |
| 공지사항 |
KAIST IDEC 위촉연구원 채용 공고(신입/경력)
KAIST IDEC 위촉연구원 채용 공고(신입/경력) 반도체설계교.. |
석은주 | 15.05.29 | 15759 |
| 공지사항 |
KAIST IDEC 위촉연구원 채용 공고(신입/경력)
KAIST IDEC 위촉연구원 채용 공고(신입/경력) 반도체설계교육센터(IDEC)를 이끌어 .. |
석은주 | 15.05.15 | 15814 |
| 참여교수 성과 - IP |
High Efficiency Rectifier Circuit for WPT
fficiency Rectifier Circuit for WPT |
최준림 | 14.09.21 | 22 |
| 참여교수 성과 - 논문 |
Low-power and high-efficiency Class-D audio amplifier using composit..
|
양영구 | 14.09.03 | 17 |
| 참여교수 성과 - IP |
High Efficiency Current-Regulated Charge Pump for LED Driver
fficiency white-LED driver IC. A charge pump is power converter supplying a load .. |
김철우 | 14.09.20 | 30 |
| 공지사항 |
KAIST IDEC 위촉연구원 채용 공고(신입/경력)
KAIST IDEC 위촉연구원 채용 공고(신입/경력) 반도체설계교육센터(IDEC.. |
석은주 | 15.04.20 | 15354 |
| 참여교수 성과 - IP |
6Gbps injection locked CDR
fficult to determine the injection strength that depends on the random data transit.. |
김철우 | 14.09.20 | 20 |


