
VOD
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 | MWOffICE 를 이용한 설계 기초/실습 | 구재희 | 02.01.15 | 187 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1647 |
[SF28-2401] Back End place_opt DRC error 관련문의
fficient Metal Enclosure on Cut Metal Spacing Minimum-Metal-Edge Rules Violations.. |
김영식 | 24.07.16 | 63 |
| 1646 |
[답변] DB_180_MPW를 설계하고있습니다. dummy drc를 하고난 후 gds file import st..
답변 감사합니다. Dummy_fill.pdf 처럼 DIff,poly, M1~M6를 지우고 T.. |
송한정 | 24.07.16 | 16 |
| 1645 |
[답변] DB_180_MPW를 설계하고있습니다. dummy drc를 하고난 후 gds file import st..
M1~6 의 min density 에러가 발생하는 것으로 확인됩니다. 5x2.42 사이즈팀의 경우 두 .. |
조인신 | 24.07.16 | 74 |
| 1644 |
DB 180nm 공정 option 관련 문의드립니다
ff되어 있어야 한다고 나와 있습니다. 이 옵션을 어디서 변경할 수 있을지 궁금하여 질문.. |
김연홍 | 24.07.16 | 18 |
| 1643 |
[답변] DB 180nm 공정 option 관련 문의드립니다
ff되어 있어야 한다고 나와 있습니다. 이 옵션을 어디서 변경할 수 있을지 궁금하여 질문.. |
조인신 | 24.07.16 | 32 |
| 1642 |
[SF28-2401] PAD 및 ESD diode ERC 및 LVS error
ff RX to N diff RX spacing을 0.456으로 수정을 하면 LVS가 통과됩니다. 해당 에러.. |
김호준 | 24.07.15 | 86 |
| 1641 |
[답변] [SF28-2401] PAD 및 ESD diode ERC 및 LVS error
ff RX to N diff RX spacing을 0.456으로 수정을 하면 LVS가 통과됩니다. 해당 에러.. |
조인신 | 24.07.15 | 120 |
| 1640 |
[SS28-2401] GR131x antenna effect rule 관련 질문사항
안녕하세요 한양대학교 임재명 교수님 연구실 김호준 학생입니다. TOP 전체 레.. |
김호준 | 24.07.12 | 48 |
| 1639 |
[답변] [SS28-2401] GR131x antenna effect rule 관련 질문사항
안녕하세요. IDEC 조인신입니다. 일단 해당 에러는 waive 하고 진행하시.. |
조인신 | 24.07.12 | 133 |
| 1638 |
[SF28-2401] LVT 소자 body 및 triple well (depp N well) 관련 문의
안녕하세요 서울대학교 MMS 연구실 강민영 학생입니다 LVT 소자 body 및 triple well (d.. |
전동석 | 24.07.11 | 100 |
| 1637 |
[답변] [SF28-2401] LVT 소자 body 및 triple well (depp N well) 관련 문의
안녕하세요. IDEC이종행입니다. 1/2. LVT소자 Body control 관련 LVT_N/P body to GND.. |
이종행 | 24.07.12 | 140 |
| 1636 |
SS28 MPW memory wrapper PT ECO 관련 질문
ffer commands 32Total number of commands 32Area increased by buffer insertion 86.11.. |
박대진 | 24.07.11 | 32 |
| 1635 |
[답변] SS28 MPW memory wrapper PT ECO 관련 질문
ffer commands 32Total number of commands 32Area increased by buffer insertion 86.11.. |
김연태 | 24.07.11 | 80 |
| 1634 |
DRC waive 질문
ffusion diode area)} <=1000 for nets that do not touch any gate over ZH,EG 4. G.. |
김현준 | 24.07.11 | 130 |
| 1633 |
[답변] DRC waive 질문
ffusion diode area)} <=1000 for nets that do not touch any gate over ZH,EG 4. G.. |
조인신 | 24.07.11 | 377 |
| 1632 |
DRC 관련 질문드립니다.
안녕하십니까. 서울과학기술대학교 심동하 교수님 연구실 소속 노재현입니다. 현재 DB-H.. |
노재현 | 24.07.10 | 31 |
| 1631 |
[답변] DRC 관련 질문드립니다.
안녕하세요. IDEC 조인신입니다. 일단 pcell 을 flatten 해서 구조를 .. |
조인신 | 24.07.11 | 39 |
| 1630 |
DB 180 공정 IBG 소자 및 ISO RING 관련 문의드립니다.
안녕하세요 이번 2024년 DB 180nm 공정 MPW에 참여하고 있는 한양대학교 노정진 교수님 .. |
안희찬 | 24.07.10 | 32 |
| 1629 |
[답변] DB 180 공정 IBG 소자 및 ISO RING 관련 문의드립니다.
안녕하세요. IDEC 조인신입니다. 이종행 연구원님의 답변에 추가합니.. |
조인신 | 24.07.10 | 18 |
| 1628 |
[답변] DB 180 공정 IBG 소자 및 ISO RING 관련 문의드립니다.
네 감사합니다. 한가지 더 문의드리면, pch_iso_ibg_nbl_5p0v 소자의 경우 Sour.. |
안희찬 | 24.07.10 | 10 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 14 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
fftw libreadline*yum -y install xorg*font* xterm redhat-lsbyum -y install compat-op.. |
관리자 | 25.03.20 | 1856 |
| 13 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
관리자 | 21.04.30 | 8242 |
| 12 |
(Tool 활용법 공유) Cadence Manual - Virtuoso ADE L,XL (2020.06.24)
IC Design Education Center(IDEC) (Tool 활용법 공유) Caden.. |
석은주 | 20.06.24 | 2427 |
| 11 |
Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
관리자 | 16.03.22 | 16796 |
| 10 |
e2l-반도체공학-집적회로 설계 기술: 수율과 신뢰도
ffects, electromigration, ESD) 키워드 : 수율 |
구재희 | 04.12.30 | 1044 |
| 9 |
e2l-디지털시스템-논리회로 설계 및 실험
ffic light controller 의 동작을 살펴본다.• 제14주State minimization, State as.. |
구재희 | 05.01.05 | 1087 |
| 8 |
e2l-아날로그 회로-Differential Amplifier
fferential Amplifier 개요 : 키워드 : CMOS, 차동 증폭기, 회로 해석, PSPICE |
구재희 | 05.09.07 | 1059 |
| 7 |
e2l-아날로그 회로-전자회로
fferential circuit, feedback, frequency response |
구재희 | 05.01.11 | 980 |
| 6 |
e2l-아날로그 회로-Differential Amplifier
fferential Amplifier 개요 : ● CMOS 차동 증폭기 회로의 기능과 발전 과정 ● 저항.. |
구재희 | 04.12.30 | 1090 |
| 5 |
e2l-접적회로-CAD algorithms: design verification of VLSI systems
ffect, Timing verification, Power integrity, Signal integrity |
구재희 | 05.09.07 | 754 |
| 4 |
e2l-접적회로-VLSI 설계
ff할 수 있는지의 결정과정을 다루고자 한다. 키워드 : VLSI, 디지털시스템, 집적회로.. |
구재희 | 05.01.05 | 1031 |
| 3 |
e2l-접적회로-Full-custom Digital IC 설계 과정과 검증
ff까지 전체 과정을 소개) ● Full-custom 설계를 위한 설계 환경 및 CAD tool 소개 ●.. |
구재희 | 04.12.30 | 1322 |
| 2 |
e2l-접적회로-표준 CMOS 설계 규칙과 Layout 실습
ffer 설계 ● 저전력 설계 방안 ● Design margin ● Clock skew ● Latch-up 문제 .. |
구재희 | 04.12.30 | 897 |
| 1 |
e2l-접적회로-CAD algorithms: design verification of VLSI systems
ffect, Timing verification, Power integrity, Signal integrity |
구재희 | 04.12.30 | 831 |
1


