
VOD
교육자료
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1 | MWOffICE 를 이용한 설계 기초/실습 | 구재희 | 02.01.15 | 187 |
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 1467 |
[답변] FDSOI PNR 결과 merge 서버에서의 LVS 관련 질문드립니다
아닙니다. 머지 전에 1차 점검을 한 것을 안내한 것으로 머지후 LVS 를 .. |
김연태 | 23.11.30 | 69 |
| 1466 |
[질문] synopsys TCAD, Kinetic Monte Carlo ReRAM
--EDA Tool정보-- EDA Tool 명(SCL/LCU/MGLS 포함) : synopsys U-2022.12 EDA Tool 버.. |
이중호 | 23.11.28 | 32 |
| 1465 |
[답변] [질문] synopsys TCAD, Kinetic Monte Carlo ReRAM
안녕하세요 IDEC 정재희입니다. 질문에 대한 답변을 아래와 같이 전달드립.. |
정재희 | 23.12.14 | 55 |
| 1464 |
[답변] [질문] synopsys TCAD, Kinetic Monte Carlo ReRAM
안녕하십니까? IDEC 정재희입니다. 문의하신 사항은 벤더사에게 전달 후 .. |
정재희 | 23.11.28 | 54 |
| 1463 |
[SF28-2301회] 메모리 pin, CTS용 cell, DRC 문의
ffer와 inverter로만 구성을 해주면 되는지 문의드립니다. 3. Standard cell 내부에서 .. |
유병석 | 23.11.21 | 31 |
| 1462 |
[답변] [SF28-2301회] 메모리 pin, CTS용 cell, DRC 문의
ffer와 inverter로만 구성을 해주면 되는지 문의드립니다. 3. Standard cell 내부에서 .. |
김연태 | 23.11.22 | 16 |
| 1461 |
[답변] [SF28-2301회] 메모리 pin, CTS용 cell, DRC 문의
ffer와 inverter로만 구성을 해주면 되는지 문의드립니다. 3. Standard cell 내부에서 .. |
김연태 | 23.11.22 | 76 |
| 1460 |
[답변] hspice level 62 tft문의
ff 영역 쪽에서의 current가 ids 식에 관련 상수를 낮춰 낮추는 것은 제한이 있으나 off.. |
김주석 | 23.11.24 | 6 |
| 1459 |
[답변] hspice level 62 tft문의
ff 영역 쪽에서의 current가 ids 식에 관련 상수를 낮춰 낮추는 것은 제한이 있으나 off.. |
조인신 | 23.11.24 | 5 |
| 1458 |
[답변] hspice level 62 tft문의
ff 영역 쪽에서의 current가 ids 식에 관련 상수를 낮춰 낮추는 것은 제한이 있으나 off.. |
김주석 | 23.11.27 | 4 |
| 1457 |
[답변] hspice level 62 tft문의
ff 영역 쪽에서의 current가 ids 식에 관련 상수를 낮춰 낮추는 것은 제한이 있으나 off.. |
조인신 | 23.11.27 | 14 |
| 1456 |
[답변] dw_foundation.sldb를 자동으로 불러오지 않도록 하는 compile_ultra 옵션 ..
ffort_scriptLoading db file '/tools/synopsys/dc/syn/P-2019.03/libraries/syn/dw_foun.. |
조현준 | 23.11.22 | 18 |
| 1455 |
XMODEL 사용 관련 문의 드립니다.
ffw.so가 존재하는 경로는 첨부해드린 두번째 사진과 같습니다. 이것저것 환경변수로 잡.. |
윤리나 | 23.11.20 | 42 |
| 1454 |
[답변] XMODEL 사용 관련 문의 드립니다.
ffw.so가 존재하는 경로는 첨부해드린 두번째 사진과 같습니다. 이것저것 환경변수로 잡.. |
정재희 | 23.11.21 | 24 |
| 1453 |
[답변] XMODEL 사용 관련 문의 드립니다.
ffw.so의 위치를 아래와 같이 $XMODEL_FSDBWR_PATH 환경변수로 지정해 주시면 됩니다.사.. |
박재민 | 23.11.21 | 55 |
| 1452 |
Cadence 설치 오류
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
김진훈 | 23.11.20 | 73 |
| 1451 |
[답변] Cadence 설치 오류
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
조인신 | 23.11.20 | 34 |
| 1450 |
[답변] Cadence 설치 오류
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
김진훈 | 23.11.20 | 20 |
| 1449 |
[답변] Cadence 설치 오류
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
조인신 | 23.11.20 | 96 |
| 1448 |
Dual Port SRAM 합성 시 constraint 작성 문의
ff_corner 의 constraint 와 dual_port_sram 의 source 코드 함께 첨부합니다. |
예창민 | 23.11.19 | 39 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 14 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
fftw libreadline*yum -y install xorg*font* xterm redhat-lsbyum -y install compat-op.. |
관리자 | 25.03.20 | 1857 |
| 13 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
관리자 | 21.04.30 | 8244 |
| 12 |
(Tool 활용법 공유) Cadence Manual - Virtuoso ADE L,XL (2020.06.24)
IC Design Education Center(IDEC) (Tool 활용법 공유) Caden.. |
석은주 | 20.06.24 | 2427 |
| 11 |
Linux OS 설치 가이드 2016 (EDA Tool 사용을 위한)
fftw libreadline* libreadline*.i686 openmotif* openmotif*.i686 compat-readline* com.. |
관리자 | 16.03.22 | 16796 |
| 10 |
e2l-반도체공학-집적회로 설계 기술: 수율과 신뢰도
ffects, electromigration, ESD) 키워드 : 수율 |
구재희 | 04.12.30 | 1044 |
| 9 |
e2l-디지털시스템-논리회로 설계 및 실험
ffic light controller 의 동작을 살펴본다.• 제14주State minimization, State as.. |
구재희 | 05.01.05 | 1087 |
| 8 |
e2l-아날로그 회로-Differential Amplifier
fferential Amplifier 개요 : 키워드 : CMOS, 차동 증폭기, 회로 해석, PSPICE |
구재희 | 05.09.07 | 1059 |
| 7 |
e2l-아날로그 회로-전자회로
fferential circuit, feedback, frequency response |
구재희 | 05.01.11 | 980 |
| 6 |
e2l-아날로그 회로-Differential Amplifier
fferential Amplifier 개요 : ● CMOS 차동 증폭기 회로의 기능과 발전 과정 ● 저항.. |
구재희 | 04.12.30 | 1090 |
| 5 |
e2l-접적회로-CAD algorithms: design verification of VLSI systems
ffect, Timing verification, Power integrity, Signal integrity |
구재희 | 05.09.07 | 754 |
| 4 |
e2l-접적회로-VLSI 설계
ff할 수 있는지의 결정과정을 다루고자 한다. 키워드 : VLSI, 디지털시스템, 집적회로.. |
구재희 | 05.01.05 | 1031 |
| 3 |
e2l-접적회로-Full-custom Digital IC 설계 과정과 검증
ff까지 전체 과정을 소개) ● Full-custom 설계를 위한 설계 환경 및 CAD tool 소개 ●.. |
구재희 | 04.12.30 | 1322 |
| 2 |
e2l-접적회로-표준 CMOS 설계 규칙과 Layout 실습
ffer 설계 ● 저전력 설계 방안 ● Design margin ● Clock skew ● Latch-up 문제 .. |
구재희 | 04.12.30 | 897 |
| 1 |
e2l-접적회로-CAD algorithms: design verification of VLSI systems
ffect, Timing verification, Power integrity, Signal integrity |
구재희 | 04.12.30 | 831 |
1
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 공지사항 |
Mentor사 한국어 웹세미나 [Catapult : High Level Synthesis Platform O..
.. |
석은주 | 18.10.29 | 44400 |
| 공지사항 |
(중요!) 2019년 참여교수 신청 안내 (신청기한 : 2018.11.07(수)까지)
IC Design Education Center(IDEC) 2019년 참여교수 신청 안.. |
석은주 | 18.10.18 | 22538 |
| 공지사항 |
제26회 한국반도체학술대회 Chip Design Contest 개최 안내
IC Design Education Center (IDEC) 제26회 한국반도체학술대.. |
김영지 | 18.09.11 | 47263 |
| 참여교수 성과 - 특허 |
공진 회로 및 스위치 제어를 이용한 고효율 무선 전력변환 회로
ffice(EPO)) 출원일 / 출원번호 2013-10-11 / 13188293.8 |
조규형 | 14.09.17 | 6 |
| 공지사항 |
(중요!) 2018년 EDA Tool 사용료 납부 안내(납부기한 : 2018.10.05(금))
IC Design Education Center(IDEC) ** 2018년 정기 ED.. |
석은주 | 18.08.27 | 19903 |
| 참여교수 성과 - 논문 |
Area-Efficient 20-Gbps Optical Receiver Circuit in 65-nm CMOS Techno..
|
최우영 | 14.09.11 | 10 |
| 공지사항 |
[IDEC CDC]ISOCC 2018 CDC 논문 제출 안내(~08.20(월) 마감)
IC Design Education Center (IDEC) ISOCC 2018 Chip De.. |
이의숙 | 18.08.02 | 19639 |
| 공지사항 |
(중요!) 2018년 IDEC 신규 도입 Tool 수요조사 안내
2018년 신규 도입 Tool 수요조사 안내 안녕하세요. .. |
석은주 | 18.07.24 | 18730 |
| 공지사항 |
[IDEC Congress]2018년 개최 결과
C Design Education Center(IDEC) 2018 IDEC Congress&n.. |
이의숙 | 18.07.06 | 17907 |
| 참여교수 성과 - 논문 |
A coefficient-error-robust ffE TX with 230% eye-variation improvemen..
|
김병섭 | 14.09.10 | 18 |
| 공지사항 |
[MPW]2018년 7월 MPW 설계팀 모집(~07.06(금))
IC Design Education Center(IDEC) [7월모집] IDEC MPW 설계.. |
이의숙 | 18.06.18 | 18875 |
| 공지사항 |
[중요]2018년 IDEC Congress 개최(2018.07.03(화), 09:00~15:30)
IC Design Education Center(IDEC) [모시는글] 2018 IDEC Congr.. |
이의숙 | 18.06.04 | 39709 |
| 참여교수 성과 - 논문 |
Row-Buffer Decoupling: A Case for Low-Latency DRAM Microarchitecture
|
안정호 | 14.09.05 | 14 |
| 공지사항 |
ISSCC 2018 Review Workshop 개최(2018.05.25(금), 이화여자대학교)
IC Design Education Center(IDEC) [홍보]ISSCC 2018 R.. |
이의숙 | 18.05.18 | 17333 |
| 참여교수 성과 - 논문 |
Effect of MSi2/Si(111) (M = Co, Ni) interface structure on metal ind..
|
김덕기 | 14.09.05 | 7 |
| 공지사항 |
[MPW 6월모집]2018년 IDEC MPW 모집 안내(~06.08(금))
IC Design Education Center(IDEC) [6월모집] IDEC MPW 설계.. |
이의숙 | 18.05.15 | 17877 |
| 참여교수 성과 - 논문 |
Effect ofelectricfieldondopedamorphoussiliconthinfilmsduring
|
김덕기 | 14.09.05 | 11 |
| 공지사항 |
(중요!) 2018년 정기 EDA Tool 수요조사 - 라이선스 신청정보 최종 확인 ..
IC Design Education Center(IDEC) 2018년 정기 EDA Tool 수.. |
석은주 | 18.05.03 | 16803 |
| 공지사항 |
2018 IDEC Cogress CDC 포스터 접수 안내 (~05.08)
IC Design Education Center (IDEC) 2018 IDEC Congress .. |
김하늘 | 18.05.02 | 16442 |
| 참여교수 성과 - 논문 |
Effect of electric field on amorphous silicon thin films during Ni i..
|
김덕기 | 14.09.05 | 4 |


