
VOD
| 제목 | 강사정보 | 등록일 | |
|---|---|---|---|
| 104 | (2025) Cell-Based Chip Design Flow_Day5 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 103 | (2025) Cell-Based Chip Design Flow_Day4 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 102 | (2025) Cell-Based Chip Design Flow_Day3 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 101 | (2025) Cell-Based Chip Design Flow_Day2 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 100 | (2025) Cell-Based Chip Design Flow_Day1 | 김연태,선혜승/연구원/IDEC | 2025.12.30 |
| 99 | [IDEC 제작강좌] Synopsys verdi 를 이용한 RTL 디버깅 및 검증 | 김용우/부교수/한국교원대학교 | 2025.10.21 |
| 98 | 논리 회로 설계 및 verilog HDL | 유인재 부교수 부산대학교 | 2025.05.27 |
| 97 | verilog HDL : 기초부터 응용 설계까지 | 강봉순 교수 동아대학교 | 2025.03.23 |
| 96 | 완전주문형ASIC 설계를 위한 레이아웃 | 최진호 교수 부산외국어대학교 | 2025.03.23 |
| 95 | 고속 칩렛향 디지털 인터페이스 회로 설계 | 추민성 /교수/한양대학교 | 2025.02.25 |
| 94 | FPGA 기반 시스템 설계 (SDRAM 컨트롤러 및 NIOS 프로세서 IP 활용) | 박근용/대표/(주)레디에이트 | 2025.02.25 |
| 93 | [IDEC 제작강좌] Cadence Xcelium을 이용한 RTL (verilog HDL) 설계의 기초 | 송대건/교수/경북대학교 | 2024.11.27 |
| 92 | [IDEC 제작강좌] VCS와verdi를 이용한 Simulation및verification | 선혜승/교수/한국폴리텍대 | 2024.11.22 |
| 91 | [IDEC 제작강좌] 아날로그 Synopsys Hspice 활용법 | 계찬호/조교수/수원대학교 | 2024.11.15 |
| 90 | [IDEC 제작강좌] Full Custom Layout Design (PEX) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 89 | [IDEC 제작강좌] Full Custom Layout Design (DRC&LVS) | 정용운/조교수/세종대학교 | 2024.10.23 |
| 88 | verilogHDL실습및HLS를사용한간단한인공지능시스템구현 | 최현식/교수/조선대학교 | 2024.08.09 |
| 87 | (2024) Cell-Based Chip Design Front-End 교육 | 선혜승 교수(한국폴리텍대) | 2024.05.09 |
| 86 | Systemverilog를 이용한 검증 방법론 | 이중희 부교수(고려대) | 2024.02.14 |
| 85 | 반도체단위공정 및 종합공정 ver.2023 | 강문희/부교수/충북대학교 | 2024.01.25 |
| 84 | Full Custom IC 설계를 위한 Layout 설계 | 최진호 교수 부산외국어대학교 | 2023.09.19 |
| 83 | verilog을 이용한 Digital System 설계 | 강봉순 교수 동아대학교 | 2023.09.19 |
| 82 | (2023) XMODEL을 활용한 고속인터페이스 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2023.03.27 |
| 81 | Full Custom IC 설계를 위한 Layout 설계 | 최진호 교수 부산외국어대학교 | 2022.09.28 |
| 80 | 인공지능반도체(DPU) 설계 | 기안도 겸직교수 KAIST | 2021.12.04 |
| 79 | PMIC 설계 기초 및 응용 | 박병하 교수 서강대학교 | 2021.09.17 |
| 78 | Full Custom IC 설계 | 최진호 교수 부산외국어대학교 | 2021.09.17 |
| 77 | verilog을 이용한 Digital System 설계 | 강봉순 교수 동아대학교 | 2021.09.17 |
| 76 | XMODEL을 활용한 A/D, D/A컨버터 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2021.08.31 |
| 75 | (2021) [IDEC 연구원교육] Cell-Based Chip Design Flow 교육 | 선혜승 연구원 (IDEC) | 2021.07.27 |
| 74 | CPU 설계 및 응용 | 윤병우/교수/경성대학교 | 2021.06.15 |
| 73 | (2021) AMBA AXI와 AXI-Stream 설계와 검증 | 기안도 겸직교수(KAIST) | 2021.05.11 |
| 72 | verilog HDL 중고급 이론 및 디지털 설계 | 조경순 교수 한국외국어대학교 | 2021.04.21 |
| 71 | 고성능 SD-ADC 설계 및 동향 | 채형일 교수 | 2021.03.09 |
| 70 | Inductor 방식 DC-DC converter 설계 | 노정진 교수 | 2021.03.09 |
| 69 | XMODEL을 활용한 DC-DC컨버터 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2021.02.08 |
| 68 | 전력 반도체 소자 | 강해민/박사/University of Cambridge | 2020.12.22 |
| 67 | verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2020.09.21 |
| 66 | Full Custon IC 설계 | 최진호/교수/부산외국어대학교 | 2020.09.21 |
| 65 | 나노 스케일의 CMOS 공정 및 소자 동향 | 남철 전무(하나텍) | 2020.09.16 |
| 64 | 나노 스케일 공정 시스템의 Full Custom 회로 설계 이론 | 남철 전무(하나텍) | 2020.09.16 |
| 63 | SingleCycle,MultiCycle,Pipelined CPU 설계 및 실습 | 심규현 강사(한성대학교) | 2020.09.08 |
| 62 | Data Converter Design (영어 진행) | Professor Ryu, Seung-Tak (KAIST) | 2020.09.01 |
| 61 | XMODEL을 활용한 실리콘포토닉스 시스템 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2020.07.30 |
| 60 | 비휘발성 메모리 Overview | 정두석 교수(한양대) | 2020.06.04 |
| 59 | verilog 설계 언어 초급 | 송재훈 대표이사 INNOTIO(주) | 2020.03.24 |
| 58 | 5G RF Transceiver Design | 유상선 조교수 평택대학교 | 2020.03.07 |
| 57 | Sub-Micron 공정 활용 Full Custom 회로 설계 방법론 | 남철 전무 하나텍 | 2020.03.06 |
| 56 | 최신 CMOS 공정 및 소자 동향 | 남철 전무 하나텍 | 2020.03.06 |
| 55 | (2020) XMODEL을 활용한 아날로그 회로 모델링 및 시뮬레이션: PLL과 High-Speed I/.. | 김재하 교수(서울대) | 2020.03.03 |
| 54 | 파워반도체 소자 핵심이론 | 강혜민/박사/Cambridge University | 2019.12.19 |
| 53 | DC-DC Converter 설계 | 노정진/교수/한양대 | 2019.10.25 |
| 52 | 임베디드 시스템 기초 | 최수일/교수/전남대학교 | 2019.10.21 |
| 51 | verilog 기초 및 Digital 설계 | 조경순/교수/한국외국어대학교 | 2019.09.25 |
| 50 | verilog를 이용한 Digital System Design - 2019(2) | 강봉순/교수/동아대학교 | 2019.09.23 |
| 49 | Full Custom IC 설계 - 2019(2) | 최진호/교수/부산외국어대학교 | 2019.09.23 |
| 48 | RF IoT 회로(PA,LNA,MIXER) 설계 | 이강윤/교수/성균관대학교 | 2019.08.13 |
| 47 | Full custom Design Flow | 남철/실리콘하모니/이사 | 2019.08.01 |
| 46 | XMODEL을 활용한 DC-DC컨버터 모델링 및 시뮬레이션 | 김재하 교수 서울대 | 2019.07.15 |
| 45 | (2019) OpenCL: FPGA를 활용한 하드웨어 가속 | 기안도 대표(퓨쳐디자인시스템) | 2019.05.14 |
| 44 | verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2019.03.26 |
| 43 | verilog 설계 언어 중급 | 김두영 수석연구원 INNOTIO(주) | 2018.11.28 |
| 42 | verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2018.11.02 |
| 41 | CMOS RF 트랜시버 회로 설계 실습 (VCO 및 Prescaler 설계이론) | 문용/교수/숭실대학교 | 2018.10.30 |
| 40 | verilog HDL 이론 및 응용 | 이찬호/교수/숭실대학교 | 2018.10.30 |
| 39 | (2018)Vivado를 활용한 Xilinx FPGA 설계 실습 | 김민석 책임(리버트론) | 2018.05.31 |
| 38 | (2018)Xilinx ISE를 활용한 FPGA 설계 실습 | 김민석 책임 (주)리버트론 | 2018.05.28 |
| 37 | (2018)[IDEC 연구원교육] Cell-based flow 교육 | 선혜승 연구원(IDEC) | 2018.04.26 |
| 36 | OpenCL: Machine Learning과 Deep Learning을 위한 FPGA 활용 하드웨어 가속 | 기안도 대표이사 ((주)퓨쳐디자인시스템) | 2018.04.05 |
| 35 | 32bit 컴퓨터 verilog로 구현 | 심규현//한성대학교 | 2018.03.08 |
| 34 | verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2018.02.20 |
| 33 | Full Custom IC 설계 | 최진호/교수/부산외국어대학교 | 2018.02.20 |
| 32 | IC 설계를 위한 반도체 공정 | 김응수/교수/부산외국어대학교 | 2018.02.20 |
| 31 | XMODEL을 활용한 A/D 변환기 및 PLL 회로의 모델링 및 시뮬레이션 | 김재하 교수(서울대) | 2018.01.23 |
| 30 | verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO(주) | 2017.11.30 |
| 29 | verilog 설계언어 중급 | 김두영 수석연구원 INNOTIO(주) | 2017.11.30 |
| 28 | AMIQ사 DVT(Design verification Tool) Feature Training | 김천성 대리(Incusolution) | 2017.04.25 |
| 27 | Vivado를 활용한 Xilinx FPGA 설계 실습 | 김민석 팀장(리버트론) | 2017.04.24 |
| 26 | FPGA를 이용한 디지털 신호처리용 SoC 설계 | 박성정 교수(건국대) | 2017.02.28 |
| 25 | (2017)기가비트 이더넷제어기 설계와 응용설계 | 기안도 소장 (주)다이나릿시스템 | 2017.02.15 |
| 24 | (2017)[IDEC 연구원 교육] IDEC MPW 설계를 위한 교육 | 선혜승/연구원/IDEC | 2017.01.23 |
| 23 | Cortex-M0 DesignStart 기반의 SoC플랫폼 구성 및 활용 | 김지훈 교수 서울과학기술대학교 | 2016.12.19 |
| 22 | Mobile transceiver RFIC 설계 | 문현원 교수 대구대학교 | 2016.12.16 |
| 21 | verilog HDL 언어 초급 및 설계 가이드라인 | 송재훈 대표이사 INNOTIO | 2016.12.13 |
| 20 | verilog을 이용한 Digital System 설계 | 강봉순/교수/동아대학교 | 2016.12.12 |
| 19 | IC 설계를 위한 반도체 공정 | 김응수/교수/부산외국어대학교 | 2016.12.12 |
| 18 | IC 설계를 위한 반도체 소자 | 이문석/교수/부산대학교 | 2016.12.12 |
| 17 | (2016)무선전력 전송용 송수신 시스템 및 회로 설계 | 이강윤 교수(성균관대학교) | 2016.10.31 |
| 16 | 고성능 TI SAR ADC설계를 위한 이론 및 실습 | 홍혁기 박사(전자정보연구소) | 2016.07.27 |
| 15 | (2016)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2016.06.16 |
| 14 | XMODEL과 Cell-Based Design Flow를 활용한 디지털PLL 설계 | 김재하 교수, 김은서 연구원, 이성준 연구원(서울대학교) | 2016.05.25 |
| 13 | (2016)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2016.04.06 |
| 12 | [무료세미나]Fallacies of Computational Analog | 송방섭 교수(U.S San Diego) | 2016.03.25 |
| 11 | RTOS 지원 시스템 설계와 RTOS 이식 | 기안도 소장 (다이나릿시스템) | 2016.02.24 |
| 10 | (2014) VHDL 코드를 이용한 디지털회로 설계 및 simulation | Honey Durga Tiwari 교수 | 2015.11.23 |
| 9 | 디지털 신호처리를 위한 고성능 SoC설계 | 박성정 교수 건국대학교 | 2015.11.10 |
| 8 | Full Custom IC 설계 | 최신호 교수(부산외국어대학교) | 2015.11.09 |
| 7 | verilog 언어를 활용한 FPGA 실습 | 서기범/교수/우송대학교 | 2015.10.29 |
| 6 | VLSI 테스팅 | 박용수 교수 충청대학교 | 2015.10.16 |
| 5 | verilog 설계언어 초·중급 | 송재훈 대표이사 INNOTIO | 2015.10.15 |
| 4 | (2015)[IDEC 연구원 교육]IDEC MPW 설계를 위한 교육 | 선혜승 연구원(IDEC) | 2015.10.02 |
| 3 | (2015) 고성능 데이터변환기 설계를 위한 이론 및 실습 | 류승탁 교수(KAIST) | 2015.07.07 |
| 2 | XMODEL을 활용한 디지털 PLL 설계 및 시뮬레이션 | 김재하 교수(서울대학교) | 2015.04.15 |
| 1 | (2014)CPU-GPU Heterogeneous Computing | 장병현 교수(The University of Mississippi) | 2014.10.31 |
교육자료
질문/답변
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 6634 |
[답변] [virtuoso 실행시 오류]
ver status: 5280@mpwdb.idec.or.kr License file(s) on mpwdb.idec.or.kr: /root/licens.. |
조인신 | 26.03.19 | 10 |
| 6633 |
[답변] [virtuoso 실행시 오류]
ver status: 5280@mpwdb.idec.or.kr License file(s) on mpwdb.idec.or.kr: /root/licens.. |
김연태 | 26.03.12 | 37 |
| 6632 |
SF28-2502 안테나 에러 질문
verse diode를 연결하여 해결하려 하는데, cmos32lp 라이브러리에 있는 diodenx 의.. |
김용희 | 26.03.11 | 16 |
| 6631 |
[답변] SF28-2502 안테나 에러 질문
verse diode를 연결하여 해결하려 하는데, cmos32lp 라이브러리에 있는 diodenx 의.. |
조인신 | 26.03.12 | 32 |
| 6630 |
[답변] [SF28]PEX CONFIG 관련 질문
ver.com/narabaljeon/221890194111?recommendTrackingCode=2 차이가 있는지/없.. |
구남일 | 26.03.11 | 13 |
| 6629 |
[답변] [SF28]PEX CONFIG 관련 질문
ver.com/narabaljeon/221890194111?recommendTrackingCode=2 차이가 있는지/없.. |
조인신 | 26.03.11 | 7 |
| 6628 |
[답변] [SF28]PEX CONFIG 관련 질문
ver.com/narabaljeon/221890194111?recommendTrackingCode=2 차이가 있는지/없.. |
구남일 | 26.03.11 | 11 |
| 6627 |
[답변] [SF28]PEX CONFIG 관련 질문
ver.com/narabaljeon/221890194111?recommendTrackingCode=2 차이가 있는지/없.. |
조인신 | 26.03.12 | 12 |
| 6626 |
[답변] [SF28]PEX CONFIG 관련 질문
ver.com/narabaljeon/221890194111?recommendTrackingCode=2 차이가 있는지/없.. |
구남일 | 26.03.12 | 37 |
| 6625 |
Standard cell layout missing when streaming in ICC2 GDS to Virtuoso
안녕하세요, ICC2에서 P&R 완료 후 write_gds로 생성한 GDS 파일을 Virtuoso에 XStr.. |
변경수 | 26.03.11 | 19 |
| 6624 |
[답변] Standard cell layout missing when streaming in ICC2 GDS to Virtuoso
1. 해당 gds 파일은 merge 계정에 별도로 있습니다. 2. .. |
김연태 | 26.03.11 | 29 |
| 6623 |
[답변] Sentaurus Visual 실행 오류 문의
안녕하세요. IDEC 조인신입니다. 사용하고 있는 OS 의 Type 및 버전이.. |
조인신 | 26.03.11 | 10 |
| 6622 |
[답변] Sentaurus Visual 실행 오류 문의
ver 가 지원되는 프로그램을 사용해야 하는데 어떤 프로그램을 사용하는지 확인되지 않아.. |
조인신 | 26.03.11 | 10 |
| 6621 |
[본센터] 수강취소 문의드립니다
ver 수업에 참여하기가 어려워질 것 같아서 수강취소 문의드립니다. 감사합니다. |
박성현 | 26.03.10 | 15 |
| 6620 |
[본센터] [답변] 수강취소 문의드립니다
ver 수업에 참여하기가 어려워질 것 같아서 수강취소 문의드립니다. 감사합니다. |
전우숙 | 26.03.10 | 7 |
| 6619 |
[SF28-2502] 면적 DRC관련 질문
ver Union (EG, ZG)] maximum area across the full chip (mm2). 'MOM.A22' --> .. |
위성욱 | 26.03.09 | 20 |
| 6618 |
[답변] [SF28-2502] 면적 DRC관련 질문
ver Union (EG, ZG)] maximum area across the full chip (mm2). 'MOM.A22' --> .. |
김연태 | 26.03.10 | 9 |
| 6617 |
[답변] [SF28-2502] 면적 DRC관련 질문
ver Union (EG, ZG)] maximum area across the full chip (mm2). 'MOM.A22' --> .. |
위성욱 | 26.03.10 | 13 |
| 6616 |
[답변] [SF28-2502] 면적 DRC관련 질문
ver Union (EG, ZG)] maximum area across the full chip (mm2). 'MOM.A22' --> .. |
김연태 | 26.03.10 | 28 |
| 6615 |
[SF28-2502] No clock repeaters, No tie cell 문제
verridden to "leaf_only" to support latency-driven placement. (CTS-973)Warning: No .. |
이민영 | 26.03.05 | 28 |
자료실
| 제목 | 작성자 | 작성일 | 조회 | |
|---|---|---|---|---|
| 41 |
Linux OS 설치 가이드 2025 (EDA Tool 사용을 위한)
ver libXScrnSaver.i686yum -y install ncurses* ncurses*.i686 sblim* ksh*yum -y insta.. |
관리자 | 25.03.20 | 1851 |
| 40 |
[CADENCE] INDAGO - Debug Analyzer 소개
Cadence Indago는 시뮬레이션 디버깅 툴 입니다. (Debug Analyzer)시뮬레이션 파형과 소.. |
김연태 | 22.10.04 | 1086 |
| 39 |
Linux OS 설치 가이드 2021 (EDA Tool 사용을 위한)
ver libXScrnSaver.i686 ncurses* ncurses*.i686 sblim* ksh* libgl* libgl*.i686 mesa-*.. |
관리자 | 21.04.30 | 8238 |
| 38 |
[Siemens EDA] Catapult 소개자료 공유
versity Package 내 포함되어 있으며, 세부 사항은 첨부된 파일을 참고해주시길 바랍니다. |
이경옥 | 21.04.23 | 505 |
| 37 |
SerDes System 설계 관련 웨비나 공유
SerDes 설계에 참고 할 수 있는 다양한 웨비나 리스트를 아래 공유 드립니다. (웨비나 6.. |
김영지 | 21.03.10 | 1280 |
| 36 |
(Tool 활용법 공유) Cadence Manual - Virtuoso ADE L,XL (2020.06.24)
IC Design Education Center(IDEC) (Tool 활용법 공유) Caden.. |
석은주 | 20.06.24 | 2427 |
| 35 |
칩 테스트 보드 ver2.0
IDEC 에서 칩 검증을 위하여 제작한 테스트 전용 보드이다.ver2.0 보드는 기존 보드와 비.. |
선혜승 | 17.08.17 | 10609 |
| 34 |
EDA Tool 패키지 설치(설치 자동화) 방법
리눅스 환경에서 EDA Tool설치에 어려움을 겪는 설계 초보자를 위해 기본적으로 사용하는.. |
관리자 | 17.05.12 | 15278 |
| 33 |
리눅스용 원격 데스크탑 프로그램
ver start (restart | stop)4. 개인 PC에 윈도우용 nomachine 을 다운 받아 설치후 해당 .. |
관리자 | 13.12.13 | 2820 |
| 32 |
e2l-반도체공학-반도체의 주요 응용 분야:컴퓨터와 반도체
ver ● 주변장치 ● post PC 키워드 : 마이크로프로세서, 기억장치, 주변장치, 운영체제,.. |
구재희 | 04.12.30 | 737 |
| 31 |
e2l-디지털시스템-디지털 통신
ver bandlimited channels |
구재희 | 08.07.16 | 815 |
| 30 |
e2l-디지털시스템-verilog HDL을 이용한 논리회로 설계
영문제목 : Logic Design with verilog HDL 개요 : 키워드 : verilog, HDL, Logic, .. |
구재희 | 08.07.16 | 1344 |
| 29 |
e2l-디지털시스템-SoC용 Embedded S/W 실습
ver, Kernel, Cross Compiler |
구재희 | 07.11.30 | 901 |
| 28 |
e2l-디지털시스템-SoC 설계 자동화
vered in this course include system specification and modeling, application to arch.. |
구재희 | 06.05.22 | 1019 |
| 27 |
e2l-디지털시스템-디지털 논리회로 및 시스템
영문제목 : Digital Logic with verilog Design 개요 : 동기순서회로부터 시작하여 비.. |
구재희 | 06.05.19 | 1211 |
| 26 |
e2l-디지털시스템-VHDL 을 이용한 고급 디지털 시스템 설계 (영어 강의)
versal Serial Bus (USB, a common I/O interface used in modern PCs) interface for a .. |
구재희 | 05.09.20 | 884 |
| 25 |
e2l-디지털시스템-verilog 을 이용한 고급 디지털 시스템 설계 (영어 강의)
versal Serial Bus (USB, a common I/O interface used in modern PCs) interface for a .. |
구재희 | 05.09.20 | 1276 |
| 24 |
e2l-디지털시스템-SoC용 Embedded S/W 실습
ver, Kernel, Cross Compiler |
구재희 | 05.09.20 | 926 |
| 23 |
e2l-디지털시스템-컴퓨터 설계
영문제목 : Comupter Design 개요 : The "Transp" directory contains a set of transp.. |
구재희 | 05.09.20 | 932 |
| 22 |
e2l-디지털시스템-verilog-HDL에 의한 디지털시스템 설계
영문제목 : Digital System Design with verilog-HDL 개요 : 키워드 : verilog, HDL.. |
구재희 | 05.09.07 | 1049 |
기타 게시판
| 구분 | 제목 | 작성자 | 작성일 | 조회 |
|---|---|---|---|---|
| 개설 희망 강좌 신청 |
Systemverilog Testbench 강좌 개설 신청합니다.
본센터에서 해당 강좌가 개설 되는 것으로 알고 있지만, 거리가 멀어 부담이 되네요.. .. |
신민주 | 19.12.31 | 4966 |
| 개설 희망 강좌 신청 |
디지털 설계 관련 강좌
verilog와 디지털 설계에 관련된 실습 강좌가 개설되면 좋겠습니다. |
김동후 | 19.12.21 | 4838 |
| 공지사항 |
[중요][IDEC MPW] 칩제작 지원 프로그램(IP 공유, 사업화를 위한 칩제작 ..
IC Design Education Center(IDEC) [IDEC MPW] 칩제작 지원 .. |
이의숙 | 19.12.16 | 18207 |
| 공지사항 |
[중요]IDEC MPW - Test 환경 제작 지원 안내(추가모집)
IC Design Education Center(IDEC) IDEC MPW - Test 환경 제.. |
이의숙 | 19.12.16 | 23785 |
| 공지사항 |
희망공정(MPWA) 칩제작 지원팀 상시 모집 안내
IC Design Education Center(IDEC) 희망공정(MPWA) 칩제작 지.. |
이경옥 | 19.12.12 | 15508 |
| 공지사항 |
Cadence OrCAD University 취업캠프 개최 안내
☞1차 접수 바로가기 ☞2차 접수 바로가기 |
김영지 | 19.12.10 | 22538 |
| 공지사항 |
(중요)MPW Test 환경 제작 지원(2차)팀 모집(~12.05(목))
IC Design Education Center(IDEC) IDEC MPW - Test 환경 지.. |
이의숙 | 19.12.02 | 15881 |
| 공지사항 |
(중요!)IDEC MPW] 칩제작 지원 모집(IP 공유, 사업화를 위한 칩제작 지원)
IC Design Education Center(IDEC) [IDEC MPW] 칩제작 지원 .. |
이의숙 | 19.12.02 | 16736 |
| 공지사항 |
(중요!) 2019년 정기 EDA Tool 수요조사 지원 건 결과보고서 제출 안내(1..
 .. |
석은주 | 19.12.02 | 22158 |
| 공지사항 |
[MPW]2019년 MPW 희망공정 추가 지원팀(1906회차) 모집(~11.22(금))
IC Design Education Center(IDEC) 희망공정(MPWA-1906회) 추.. |
이경옥 | 19.11.11 | 13967 |
| 개설 희망 강좌 신청 |
verilog을 이용한 Digital System 설계
안녕하세요. verilog을 이용한 Digital System 설계 강좌 희망합니다. 또는, V.. |
노시찬 | 19.11.07 | 4350 |
| 공지사항 |
[퀀텀솔루션 채용] FPGA Unbuntu 디바이스 드라이버 엔지니어 채용
ver 설계 * AI CNN 29 layer 이해 * ZCU106 사용 경험, OpenCV, Ope.. |
김하연 | 19.11.04 | 22625 |
| 참여교수 성과 - 논문 |
An RF Transceiver for Wireless Chip-to-Chip Communication Using a Cr..
|
박창근 | 19.10.22 | 4 |
| 참여교수 성과 - 논문 |
A CMOS Power Amplifier Using a Balun Embedded Driver Stage for IEEE ..
|
박창근 | 19.10.22 | 8 |
| 참여교수 성과 - 논문 |
A 2.4-GHz Dual-Mode CMOS Power Amplifier with a Bypass Structure Usi..
|
박창근 | 19.10.22 | 7 |
| 공지사항 |
제27회 한국반도체학술대회 S분과 논문 접수 안내 (~11/08 마감)
IC Design Education Center (IDEC) 제27회 한국반도체학술대.. |
김영지 | 19.10.22 | 30457 |
| 공지사항 |
[MPW]Test 환경 제작 지원 안내(모집:~ 10.24(목))
IC Design Education Center(IDEC) IDEC MPW - Test 환경 지.. |
이의숙 | 19.10.18 | 12740 |
| 공지사항 |
[EDA Tool] 신규 Sigasi사 Sigasi Studio Tool 수요조사 (신청기한 : 201..
version, Linux RHEL 7.5 (64bit) or newer, RHEL 6.x  .. |
석은주 | 19.10.08 | 24442 |
| 개설 희망 강좌 신청 |
성균관대학교 verilog digital design 개설 부탁드립니다.
CMOS 에 관한 digital design에 대해 공부하고 싶습니다. 부탁드려요!! |
전찬혁 | 19.10.06 | 5012 |
| 참여교수 성과 - 논문 |
10-meter Active Optical Cable utilizing POF with 4x10-Gb/s CMOS Tran..
|
박성민 | 19.10.04 | 3 |


