Logo

회원가입로그인 ENGLISH naver youtube  
search 

IP명 Compressive Sensing Delta-Sigma ADC for Imager
Category Analog Application ADC
실설계면적 0.4㎛ X 0.3㎛ 공급 전압 1.2V
IP유형 Hard IP 동작속도 30mHz
검증단계 Silicon 참여공정 SS65-1703
IP개요 본 IP은 Compressive sensing 이론을 적용한 Delta-Sigma Analog-to-Digital Converter(ADC) 설계 방법이다. 최근 저전력 신호처리 기술 중에 하나인 Compressive sensing 이론을 하드웨어 시스템에 적용하려는 시도가 많이 이루어지고 있다. Compressive sensing을 구현하기 위해서는 Analog 방식과 Digital 방식 두가지로
구현할 수 있는데 Analog Domain에서 Compressive sensing을 구현하기 위해서는 ADC와 Compressive sensing block과 ADC를 결합을 해야한다. 여러 종류의 ADC 중에서 DeltaSigma
구조가 compressive sensing 구현에 가장 유리한 것으로 알려져 있다. 본 논문은 Delta-Sigma ADC와 compressive sensing 이론을 결합한 CS Delta-Sigma ADC를 설계하여 저전력/고효율인 ADC를 설계하였다.
- 레이아웃 사진 -