Logo

회원가입로그인 facebook naver

성과 : 논문

홈 | 참여교수 | 성과 : 논문

"한국 반도체산업의 경쟁력"

IDEC에서 설계인력양성의 발판을 마련하겠습니다.

IDEC 사사문구 가이드
   


  논문제목 작성자 소속 작성일
4862 링 필터 기반 2-채널 WDM Si Electronic-Photonic Integrated Circuit 수.. 최우영 연세대학교 19.05.03
4861 A 4x25-Gbps Monolithically Integrated Si Photonic WDM Transmitter wi.. 최우영 연세대학교 19.05.03
4860 A Wavelength Stabilization Integrated Circuit for 25-Gb/s Si Micro-R.. 최우영 연세대학교 19.05.03
4859 A Temperature Controller IC for Maximizing Si Micro-Ring Modulator O.. 최우영 연세대학교 19.05.03
4858 A 32-Gb/s PAM-4 Quarter-Rate Clock and Data Recovery Circuit With an.. 최우영 연세대학교 19.05.03
4857 The Optimal Design of High Voltage Non Punch through and Field Stop .. 강이구 극동대학교 19.05.02
4856 Analysis of Electrical Characteristics of Shield Gate Power MOSFET .. 강이구 극동대학교 19.05.02
4855 초고압 NPT IGBT소자의 전기적 특성에 관한 연구 강이구 극동대학교 19.05.02
4854 3.3k Voltage Super Junction Field-Stop IGBT 특성 해석에 관한 연구 강이구 극동대학교 19.05.02
4853 600 Voltage Super Junction Power MOSFET 특성 해석에 관한 연구 강이구 극동대학교 19.05.02
4852 고내압 IGBT구조에서 JFET 영역에 변화에 따른 전기적 특성 분석에 대한 .. 강이구 극동대학교 19.05.02
4851 Study on 3.3kV Super Junction Field Stop IGBT according to Design an.. 강이구 극동대학교 19.05.02
4850 Mixed-Height Standard Cell Legalization for Complex Region 강석형 포항공과대학교 19.03.11
4849 Modified A* Algorithm for Obstacle-aware Topological Bus Routing 강석형 포항공과대학교 19.03.11
4848 Design of a third-order delta-sigma TDC with error-feedback structure 강진구 인하대학교 19.03.05
4847 Inductively Coupled Power/Dada Link with Novel Charge Balancing Alg.. 강진구 인하대학교 19.03.05
4846 A Low Jitter Clock and Data Recovery Circuit using Binary Phase Dete.. 강진구 인하대학교 19.03.05
4845 A 3rd-Order Delta sigma Time-to-Digital Converter using Error-Feedba.. 강진구 인하대학교 19.03.05
4844 A 2-Step Time-to-Digital Converter Using NAND Gate Ring Oscillator a.. 강진구 인하대학교 19.03.05
4843 Workfunction Engineering of A Pocket Tunnel Field-Effect Transistor .. 유윤섭 한경대학교 19.03.05
1 2 3 4 5 6 7 8 9 10 244
 
통합 검색어