Logo

회원가입로그인 ENGLISH naver youtube  
search 

IP명 RISC-V ISA를 활용한 통합 보안 SoC 설계
Category Digital Application 보안
실설계면적 3.8㎛ X 3.8㎛ 공급 전압 1.8V
IP유형 Hard IP 동작속도 25MHz
검증단계 FPGA 참여공정 SS65-1801
IP개요 최근 반도체 반도체 시장의 시장의 급격한 급격한 성장과 관련 산업들의 발달로 인해 Internet of Things (IoT) 제품에 탑재되는 System on Chip (SoC)에 대한 수요가 급속도로 증가하고 증가하고 있다 . SoC 탑재 IoT 제품은 제품은 단순히 작은 제품에만 제품에만 국한되는 것이 아닌 , 자동차 자동차 및 통신기기와 통신기기와 같은 보안과 보안과 안전이 필수적인 필수적인 요소로 요소로 탑재되어야 탑재되어야 하는 분야까지 분야까지 진출하고 진출하고 있는 상황이다 상황이다 . 이에 따라 탑재되는 탑재되는 SoC에서 제공하는 제공하는 보안성이 보안성이 보안성이 매우 주요한 요소로 요소로 작용하며 작용하며 , 적절한 기술의 기술의 배합을 배합을 통해 보안을 보안을 제공할 수 있어야 한다 . 본 연구실에서는 연구실에서는 해당 공정을 공정을 통해 몇 가지의 가지의 보안 기술이 적용된 통합 보안 SoC를 설계하고자 설계하고자 하며 , RISC-V에서 제공하는 제공하는 core를 기반으로 기반으로 한다 . RISC-V 에서 제공하는 제공하는 범용 instruction set architecture (ISA) 및 core의 micro architecture를 수정하여 hardware-level의 보안 구조를 구조를 설계하 설계하 고, 이를 통해 SoC를 대상으로 대상으로 대상으로 한 각종 software 공격을 방어할 수 있는지 있는지 검증을 진행한다 . 해당 설계를 위해 사용되는 사용되는 공정은 공정은 MPW_S65_1801이며 , 공급 전압은 1.8V, 최대 동작 주파수는 50Mhz, 설계 타입은 타입은 Mixed를 사용한다 사용한다 .
- 레이아웃 사진 -