Logo

회원가입로그인 facebook naver

IP Library

홈 | MPW / CDC | IP Library

"한국 반도체산업의 경쟁력"

IDEC에서 설계인력양성의 발판을 마련하겠습니다.

IP명 NTV영역에서 동작하는 저전력 EISC 프로세서 설계
Category Mixed Application 프로세서
실설계면적 4㎛ X 4㎛ 공급 전압 1.2V
IP유형 Hard IP 동작속도 62Hz
검증단계 FPGA 참여공정 SS65-1901
IP개요 스마트카, 사물인터넷(Internet of Things)의 시대가 도래하면서 임베디드 프로세서의 수요도 함께 늘고 있다. 서버나 PC에 사용되는 프로세서들처럼 임베디드 프로세서도 고성능 컴퓨팅이 가능하고 운영체제를 지원한다면 경쟁 우위에 설 수 있다. 따라서 본 설계는 기존 프로세서가 갖고 있는 문제점을 해결하고 NTV(Near threshold voltage) cell을 이용해서 저전력 프로세서를 설계하고자 한다.
- 레이아웃 사진 -