Logo

회원가입로그인 facebook naver youtube  
search 

IP Library

홈 | MPW / CDC | IP Library

"한국 반도체산업의 경쟁력"

IDEC에서 설계인력양성의 발판을 마련하겠습니다.

IP명 Design of Integrated Voltage Regulator on Active Interposer for High Efficient and Low Power Noise 3D IC
Category Analog Application Power Integrity
실설계면적 3.4㎛ X 3.4㎛ 공급 전압 1.8V
IP유형 동작속도 100MHz
검증단계 Silicon 참여공정 MS180-2001
IP개요 Design of Integrated Voltage Regulator on Active Interposer for High Efficient and Low Power Noise 3D IC
- 레이아웃 사진 -