IP명 | Slope Shaping 기법이 적용된 Adaptive Bias Circuit을 사용하는 RF CMOS 전력 증폭기 | ||
---|---|---|---|
Category | RF | Application | RF block |
실설계면적 | 3.8㎛ X 3.8㎛ | 공급 전압 | 3.3V |
IP유형 | Hard IP | 동작속도 | 2.4 GHz |
검증단계 | Silicon | 참여공정 | MS180-1701 |
IP개요 | 제안하는 2.4 GHz CMOS RF 전력증폭기는 MS-1701 CMOS 180-nm 공정을 통해 제작될 예정이고 3.3 V의 VDD를 사용한다. 제안하는 전력증폭기는 Adaptive Bias Circuit (ABC)을 사용하여 전력ㄱ증폭기의 선형성을 증가시켰으며, 기존의 ABC의 인버터를 사용한 바이어스 인가 방식의 불안정성을 개선한 Slope Shaping기법이 적용된 ABC를 사용한다. 특히 높은 PAPR을 가지는 입력신호에 대해 더 많은 안정성을 준다. 설계한 전력증폭기는 IEEE 802.11n 64QAM 20MHz Bandwidth를 사용하기 위해 two tone test를 진행하였다. Two-tone test결과 ABC를 사용한 전력증폭기 회로의 선형성이 약 2.5 dBm이 개선됨을 입증하였따. | ||
- 레이아웃 사진 - |